x
x

FPGA/CPLD文章列表

FPGA门数计算方法

FPGA等效门数的计算方法有两种: 1. 把 FPGA基本单元,(如 LUT+FF,ESB/BRAM)和实现相同功能的标准门阵列比较,门阵列中包含的门数即为该 FPGA 基本单元的等效门数, 然后乘以基本单元和数目 ...
2010年09月25日 23:31   |  
FPGA   计算方法   门数  

FPGA 综合工具比较

在使用FPGA做数字电路设计的流程中,综合是其中非常重要的一个步骤。同样的设计源代码,无论是VHDL或Verilog HDL,采用不同的综合工具综合会产生不同的结果。 通过使用LeonardoSpectrum Lev ...
2010年09月25日 23:24   |  
FPGA   工具  

FPGA设计的验证技术及应用原则

随着FPGA器件体积和复杂性的不断增加,设计工程师越来越需要有效的验证方。时序仿真可以是一种能发现最多问题的验证方法,但对许多设计来说,它常常是最困难和费时的方法之一。过去,采用标准台 ...
2010年09月25日 23:19   |  
FPGA   验证技术   应用原则  

混合信号FPGA的智能型验证流程

为了因应市场对于较高性能、较小的系统尺寸及降低成本和电源的需求,系统设计者正将较高层级的混合信号功能整合在他们的系统单芯片(SoC)设计中。随着这些SoC设计上的混合信号组件数量增加了, ...
2010年09月25日 23:16   |  
FPGA   混合信号   验证流程  

基于ARM和FPGA的全彩独立视频LED系统

1 引 言 目前显示屏按数据的传输方式主要有两类:一类是采用与计算机显示同一内容的实时视频屏;另一类为通过USB、以太网等通信手段把显示内容发给显示屏的独立视频源显示屏,若采用无线通 ...
2010年09月25日 22:13   |  
arm   FPGA   LED   控制器  

利用CPLD降低处理器功耗

利用 CPLD 卸载系统微处理器的操作任务,可延长处理器节电模式,从而显著降低功耗 如今,降低总体系统功耗是设计便携式手持电子设备的最关键因素之一。消费者期望值的日益增长也就要求便携 ...
2010年09月25日 11:41   |  
CPLD   处理器   功耗  

FPGA架构的功耗

减少FPGA的功耗可带来许多好处,如提高可靠性、降低冷却成本、简化电源和供电方式、延长便携系统的电池寿命等。无损于性能的低功耗设计既需要有高功率效率的FPGA架构,也需要有能驾驭架构组件的 ...
2010年09月25日 11:35   |  
FPGA   功耗   架构  

可提高设计性能的HDL编程风格与技巧

通过熟悉器件架构,选择合适的硬件平台和硅片特性,并借助配置恰当且性能优良的实现工具,设计人员就能获得较高的设计性能。不过,在提高设计性能的众多方法中最容易被忽视的也许就是为目标器件 ...
2010年09月25日 11:30   |  
HDL   编程  

Virtex-5 FXT平台背景资料

Virtex-5 FXT FPGA – 终极系统集成平台 由于众多不断增加和演化的标准、苛刻的处理要求以及不断降低的成本和时间预算,数字融合时代加速了对FPGA基本价值主张的依赖性。这些基本价值主张是 ...
2010年09月25日 11:24   |  
FXT   Virtex   背景资料  

FPGA软核之战点燃创新激情

2007年秋Xilinx又在对其MicroBlaze嵌入式处理器内核进行了升级,增添一个内存管理单元(MMU)选项,为32bit的处理器提供高级的、支持虚拟内存的操作系统。开发者还可以只用个更为简单的内存保护单 ...
2010年09月25日 11:18   |  
FPGA   软核  

如何在便携式应用中充分发挥FPGA的优势

为保持“连通和触控”,消费者越来越依赖其便携设备。这些设备包括智能手机、个人媒体播放机、数码照相机以及新出现的电子笔记本等。当今的手持设备有多项功用,基于最终应用,为实现这些功用对 ...
2010年09月25日 11:07   |  
FPGA   便携式   优势  

使用VHDL语言设计FPGA的几个常见问题的探讨

1 引言 随着EDA技术的发展,使用硬件语言设计可编程逻辑器件(PLD)/现场可编程门阵列(FPGA)成为一种趋势。FPGA是一种将门阵列的通用结构与PLD的现场可编程特性结合为一体的新型器件,具有集 ...
2010年09月24日 18:36   |  
FPGA   VHDL   常见问题   语言  

厂商推荐

  • Microchip视频专区
  • AOE | 时钟与时序(4/7):频率与相位之间的关系是怎样的?
  • AOE | 时钟与时序(6/7):稳定性与精度的区别是什么?
  • AOE | 时钟与时序(3/7):什么是时钟相位?
  • 初学者在电源电路设计中常犯的错误(以及如何避免)
  • 贸泽电子(Mouser)专区

本周文章排行榜

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
返回顶部