x
x

FPGA/CPLD文章列表

【从零开始走进FPGA】你想干嘛——边沿检测技术

  一、为什么要讲边沿检测   也许,没有那么一本教科书,会说到这个重要的思想;也许,学了很久的你,有可能不知道这个重要的思想吧。很惭愧,我也是在当年学了1年后才领悟到这个思想的。 ...
2016年02月24日 10:00   |  
FPGA   边沿检测  

ISE时序约束笔记2——Global Timing Constraints

  问题思考   单一的全局约束可以覆盖多延时路径   如果箭头是待约束路径,那么什么是路径终点呢?   所有的寄存器是否有一些共同点呢?      问题解答   什么是路径终 ...
2016年02月24日 10:00   |  
ISE   寄存器  

基于FPGA的跨时钟域信号处理——同步设计的重要

上次提出了一个处于异步时钟域的MCU与FPGA直接通信的实现方式,其实在这之前,特权同学想列举一个异步时钟域中出现的很典型的问题。也就是要用一个反例来说明没有足够重视异步通信会给整个设计 ...
2016年02月24日 10:00   |  
FPGA   同步设计  

零基础学FPGA(十一)一步一脚印之基于FIFO的串口发送机设计全流程及常见错误详解

记得在上几篇博客中,有几名网友提出要加进去错误分析这一部分,那我们就从今天这篇文章开始加进去我在消化这段代码的过程中遇到的迷惑,与大家分享。 今天要写的是一段基于FIFO的串口发送机 ...
2016年02月24日 09:58   |  
FPGA   FIFO  

【从零开始走进FPGA】美好开始——我流啊流啊流

  按照基于Windows的语言(C、C++、C#)等编程语言的初学入门教程,第一个历程应该是“Hello World!”的例程。但由于硬件上的驱动难易程度,此例程将在在后续章程中推出。硬件工程师学习开发板 ...
2016年02月24日 09:57   |  
FPGA   Quartus   II  

基于FPGA的跨时钟域信号处理——MCU

  说到异步时钟域的信号处理,想必是一个FPGA设计中很关键的技术,也是令很多工程师对FPGA望而却步的原因。但是异步信号的处理真的有那么神秘吗?那么就让特权同学和你一起慢慢解开这些所谓的 ...
2016年02月24日 09:57   |  
FPGA   MCU  

ISE时序约束笔记1——Global Timing Constraints

  时序约束和你的工程   执行工具不会试图寻找达到最快速的布局&布线路径。——取而代之的是,执行工具会努力达到你所期望的性能要求。   性能要求和时序约束相关——时许约束通过将逻 ...
2016年02月24日 09:57   |  
ISE   时序约束  

不同的verilog代码风格看RTL视图之二

  这次要说明的一个问题是我在做一个480*320液晶驱动的过程中遇到的,先看一个简单的对比,然后再讨论不迟。   这个程序是在我的液晶驱动设计中提取出来的。假设是x_cnt不断的增加,8bit的 ...
2016年02月24日 09:56   |  
verilog   RTL  

零基础学FPGA(十)初入江湖之i2c通信

  相信学过单片机的同学对I2C总线都不陌生吧,今天我们来学习怎么用verilog语言来实现它,并在FPGA学习版上显示。   i2c总线在近年来微电子通信控制领域广泛采用的一种新型的总线标准,他 ...
2016年02月24日 09:56   |  
FPGA   i2c   verilog  

零基础学FPGA(九)牛刀小试——串行口通信电路设计

  以前在学单片机的时候,觉得串口通信其实很简单,只要一个指令数据就能轻易的接收或者发送。前几天试着用FPGA实现,发现里面的学问还不少,并没有想象的那么简单。当然代码肯定是参考别人的 ...
2016年02月24日 09:55   |  
FPGA   状态机  

【从零开始走进FPGA】路在何方——Verilog快速入门

  一、关于HDL   1. HDL简介   HDL : Hardware Discription Language 硬件描述语言,即描述FPGA/CPLD内部逻辑门的工作状态,来实现一定电路。   随着EDA技术的发展,使用硬件语言设 ...
2016年02月24日 09:55   |  
FPGA   Verilog  

不同的verilog代码风格看RTL视图之一

  刚开始玩CPLD/FPGA开发板的时候使用的一块基于EPM240T100的板子,alter的这块芯片虽说功耗小体积小,但是资源还是很小的,你写点稍微复杂的程序,如果不注意coding style,很容易就溢出了。 ...
2016年02月24日 09:54   |  
FPGA   verilog   RTL  

厂商推荐

  • Microchip视频专区
  • 初学者在电源电路设计中常犯的错误(以及如何避免)
  • AOE | 时钟与时序(3/7):什么是时钟相位?
  • AOE | 时钟与时序(1/7):什么是时钟以及为什么我们需要优质时钟?
  • AOE | 时钟与时序(6/7):稳定性与精度的区别是什么?
  • 贸泽电子(Mouser)专区

本周文章排行榜

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
返回顶部