FPGA/CPLD文章列表

FPGA研发之道(10)架构设计漫谈(五)数字电路的灵魂-流水线

  流水线,最早为人熟知,起源于十九世纪初的福特汽车工厂,富有远见的福特,改变了那种人围着汽车转、负责各个环节的生产模式,转变成了流动的汽车组装线和固定操作的人员。于是,工厂的一头 ...
2016年02月29日 14:10   |  
FPGA   架构设计   流水线  

FPGA研发之道(9)架构设计漫谈(四)并行与复用

  FPGA其在众多器件中能够被工程师青睐的一个很重要的原因就是其强悍的处理能力。那如何能够做到高速的数据处理,数据的并行处理则是其中一个很重要的方式。   数据的并行处理,从结构上非 ...
2016年02月29日 14:10   |  
FPGA   架构设计   并行  

FPGA研发之道(8)架构设计漫谈(三)时钟和复位

  接口确定以后,FPGA内部如何规划?首先需要考虑就是时钟和复位。   时钟:根据时钟的分类,可以分为逻辑时钟,接口时钟,存储器时钟等;   (1)逻辑时钟取决与逻辑的关键路径,最终值是 ...
2016年02月29日 14:10   |  
FPGA   架构设计   复位  

FPGA研发之道(7)架构设计漫谈(二)稳定压倒一切

  敏捷开发宣言中,有一条定律是“可以工作的软件胜过面面俱到的文档”。如何定义可可以工作的,这就是需求确定后架构设计的首要问题。而大部分看这句话的同志更喜欢后半句,用于作为不写文档 ...
2016年02月29日 14:10   |  
FPGA   ALTERA   XILINX  

FPGA研发之道(6)架构设计漫谈(一)流驱动和调用式

  勿用讳言,现在国内FPGA开发还处于小作坊的开发阶段,一般都是三、四个人,七八台机器.小作坊如何也能做出大成果。这是每个FPGA工程师都要面临的问题。架构设计是面临的第一关。经常有这样 ...
2016年02月29日 14:09   |  
FPGA   架构设计   SOPC  

FPGA研发之道(5)从零开始调试FPGA

  “合抱之木,生于毫末;九层之台,起于垒土;千里之行,始于足下。” 老子《道德经》   对于新手来说,如何上手调试FPGA是关键的一步。   对于每一个新设计的FPGA板卡,也需要从零开始 ...
2016年02月29日 14:08   |  
FPGA   JTAG   CMOS  

FPGA研发之道(4)灵活性的陷阱

  如果说用一个词来描述FPGA的特性,灵活性肯定名列前茅。   FPGA的灵活性在于:   (一)I/O的灵活性,其可以通过其I/O组成各种接口与各种器件连接,并且支持不同的电气特性。   (二) ...
2016年02月29日 14:08   |  
FPGA   RAM   FIFO  

FPGA研发之道(2)FPGA和他那些小伙伴们(二)器件互联

  系统架构确定,下一步就是FPGA与各组成器件之间互联的问题了。通常来说,CPU和FPGA的互联接口,主要取决两个要素:   (1)CPU所支持的接口。   (2)交互的业务。   通常来说,FPGA一 ...
2016年02月29日 14:07   |  
FPGA   DSP   ARM9  

FPGA研发之道(2)FPGA和他那些小伙伴们(一)系统架构组

  通常来讲,“一个好汉三个帮”,一个完整的嵌入式系统中由单独一个FPGA使用的情况较少。通常由多个器件组合完成,例如由一个FPGA+CPU来构成。通常为一个FPGA+ARM,ARM负责软件配置管理,界 ...
2016年02月29日 14:06   |  
FPGA   DSP   ARM9  

FLASH和反熔丝类型的FPGA你了解多少

  由于航天应用对可靠性提出了更高的要求,这是与一般的FPGA开发最大的不同。当高能粒子撞击可编程逻辑器件时,撞击的能量会改变器件中的可配置的SRAM单元的配置数据,使系统运行到无法预知的 ...
2016年02月29日 14:04   |  
反熔丝   FLASH   FPGA  
Xilinx FPGA入门连载52:FPGA片内FIFO实例之FIFO配置

Xilinx FPGA入门连载52:FPGA片内FIFO实例之FIFO配置

Xilinx FPGA入门连载52:FPGA片内FIFO实例之FIFO配置特权同学,版权所有配套例程和更多资料下载链接:http://pan.baidu.com/s/1jGjAhEm1新建源文件打开ISE工程,如图所示,在“Design à Implem ...
2016年02月29日 13:03

浅淡逻辑设计的学习(三)

  入门   结合一两个小项目把上面所说的事情都做好后,差不多就可以进入入门的阶段了(要求稍微严格了一点点,呵呵)。   入门阶段要学的有:设计时序;理解约束的原理及如何加约束。   ...
2016年02月26日 14:25   |  
逻辑设计   时序   约束  

厂商推荐

  • Microchip视频专区
  • Dev Tool Bits | 全新MPLAB® AI编码助手助力您的所有编程需求
  • 32位MCU Digest |借助PIC32CZ CA、Harmony与MCC,打造更智能的工业、汽车与安全应用
  • 32位MCU Digest | 借助PIC32CK SG/GC、Harmony与MCC,打造更智能的应用连接、安防与安全
  • EtherCAT®原理与实践培训教程
  • 贸泽电子(Mouser)专区

本周文章排行榜

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
返回顶部