imec首次展示CFET晶体管,将在0.7nm A7节点引入

发布时间:2024-6-21 08:57    发布者:eechina
关键词: imec , CFET , 晶体管 , 0.7nm
来源:大半导体产业网

自比利时微电子研究中心(imec)官网获悉,6月18日,在2024 IEEE VLSI技术与电路研讨会(2024 VLSI)上,imec首次展示了具有堆叠底部和顶部源极/漏极触点的CMOS CFET器件。虽然这一成果的两个触点都是利用正面光刻技术获得,但imec也展示了将底部触点转移至晶圆背面的可能性——这样可将顶部元件的覆盖率从11%提升至79%。

从imec的逻辑技术路线图看,其设想在A7节点器件架构中引入CFET技术。若与先进的布线技术相辅相成,CFET有望将标准单元高度从5T降低到4T甚至更低,而不会降低性能。在集成nMOS和pMOS垂直堆叠结构的不同方法中,与现有的纳米片工艺流程相比,单片集成被认为是破坏性最小的。

1.jpg

imec在研讨会上首次展示的具有顶部和底部触点的功能单片CMOS CFET器件,栅极长度为18nm,栅极间距为60nm,n型和p型之间的垂直间距为50nm。

imec负责人表示,在从正面开发底部触点时,遇到了很多挑战,可能影响底部触点电阻,并限制顶部器件工艺窗口。在2024 VLSI上,imec表明,尽管仍使用晶圆键合和减薄等额外工艺,这一设计是可行的,这使得晶圆背面底部接触结构成为对业界来说具有强大吸引力的选择。目前,该机构正在持续进行研究,以确定最佳的触点布线方法。
本文地址:https://www.eechina.com/thread-860974-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

  • Microchip视频专区
  • 了解一下Microchip强大的PIC18-Q24 MCU系列
  • 为何选择集成电平转换?
  • 5分钟详解定时器/计数器E和波形扩展!
  • 无线充电基础知识及应用培训教程3
  • 贸泽电子(Mouser)专区
关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表