x
x

消息称三星电子正研发“3.3D”先进封装技术,目标 2026 年二季度量产

发布时间:2024-7-3 09:33    发布者:eechina
关键词: 三星 , 3.3D , 先进封装
来源:IT之家

韩媒 ETNews 近日报道称,三星电子 AVP 先进封装部门正在开发面向 AI 半导体芯片的新型“3.3D”先进封装技术,目标 2026 年二季度实现量产。

韩媒给出的概念图显示,这一 3.3D 封装技术整合了三星电子多项先进异构集成技术。

1.jpg
▲ 图源 ETNews

概念图中 GPU(AI 计算芯片)垂直堆叠在 LCC(IT之家注:即 SRAM 缓存)之上,两部分键合为一体,这点类似于三星电子现有 X-Cube 3D IC 封装技术。

2.jpg
▲ 三星  X-Cube 封装技术

而在 GPU+LCC 缓存整体与 HBM 内存的互联中,这一 3.3D 封装技术又与 I-CubeE 2.5 封装技术有不少相似之处:

3.jpg
▲ 三星 I-CubeE 封装技术

GPU+LCC 缓存整体和 HBM 位于铜 RDL 重布线中介层上,用硅桥芯片实现裸晶之间的直接连接,而铜 RDL 重布线层又位于载板上方。

这一设计在大部分位置采用铜 RDL 重布线层代替价格可达前者十倍的硅中介层,仅在必要部分引入硅桥。

接近三星电子的消息源指出,该设计可在不牺牲芯片表现的前提下较完全采用硅中介层的方案降低 22% 生产成本。

此外三星电子还将在这一 3.3D 封装技术中引入面板级(PLP)封装,用大型方形载板替代面积有限的圆形晶圆,进一步提升封装生产效率。

韩媒认为,三星电子目标打造在价格和生产效率上均有显著优势的新一代 3.3D 封装技术,在目前由台积电主导的先进封装代工市场啃下更多无厂设计企业的订单。
本文地址:https://www.eechina.com/thread-863111-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

  • Microchip视频专区
  • 深度体验Microchip自动辅助驾驶应用方案——2025巡展开启报名!
  • Cortex-M4外设 —— TC&TCC结合事件系统&DMA优化任务培训教程
  • 你仿真过吗?使用免费的MPLAB Mindi模拟仿真器降低设计风险
  • 我们是Microchip
  • 贸泽电子(Mouser)专区
关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表