Vishay P沟道Gen III MOSFET具有业内最低导通电阻

发布时间:2013-12-2 10:17    发布者:eechina
关键词: PowerPAK , MOSFET
12V和-20V器件采用PowerPAK ChipFET和PowerPAK 1212-8S封装,3.0mm x 1.9mm x 3.3mm的占位体积

Vishay推出采用PowerPAK ChipFET和PowerPAK 1212-8S封装的新器件,扩充其TrenchFET P沟道Gen III功率MOSFET。今天推出的Vishay Siliconix MOSFET可提高便携式计算和工业控制设备中的电源效率,是-4.5V和-2.5V栅极驱动下具有业内最低导通电阻的-12V和-20V器件,占位面积为3.0mm x 1.9mm x 3.3mm。

MOSFETs_Si5411EDU.jpg

Si5411EDU、Si5415AEDU和SiSS23DN适用于智能手机、平板电脑、笔记本电脑、工业传感器和POL模块里的电源管理等各种应用中的负载、电池和监控开关。器件的低导通电阻使设计者能够在其电路里实现更低的电压降,更高效地使用电能,延长电池使用寿命。

在节省PCB空间是首要因素的应用里,-12V Si5411EDU不但具有8.2mΩ(-4.5V)和11.7mΩ(-2.5V)低导通电阻,而且3.0mm x 1.9mm PowerPAK ChipFET封装具有明显优势。当需要更高的电压等级时,-20 V Si5415AEDU可满足需求,具有9.6mΩ(-4.5V)和13.2mΩ(-2.5V)的低导通电阻。两款器件的典型ESD保护为5000V。对于需要极低导通电阻的应用,SiSS23DN的4.5mΩ(-4.5V)和6.3mΩ(-2.5V)导通电阻可满足需求,3.3mm x 3.3 mm PowerPAK 1212-8S封装的高度低至0.75mm。

Si5411EDU、Si5415AEDU和SiSS23DN进行了100%的Rg和UIS测试。这些MOSFET符合JEDEC JS709A的无卤素规定,符合RoHS指令2011/65/EU。

器件规格表:
器件型号
Si5411EDUSi5415AEDUSiSS23DN
VDS (V)
-12-20-20
VGS (V)
± 8± 8± 8
RDS(ON) (mΩ) @4.5 V8.29.64.5
3.7 V9.4--
2.5 V11.713.26.3
1.8 V20.62211.5
封装
PowerPAK ChipFETPowerPAK ChipFETPowerPAK 1212-8S

Vishay的P沟道Gen III系列包括60余款器件,占位面积从5mm x 6mm到0.8mm x 0.8mm。有关MOSFET的更多信息,请访问http://www.vishay.com/mosfets/geniii-p/

新款P沟道MOSFET现可提供样品,并已实现量产,大宗订货的供货周期为十三周。



本文地址:https://www.eechina.com/thread-124063-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

  • Microchip视频专区
  • 深度体验Microchip自动辅助驾驶应用方案——2025巡展开启报名!
  • 利用模拟开发工具生态系统进行安全电路设计
  • 我们是Microchip
  • 你仿真过吗?使用免费的MPLAB Mindi模拟仿真器降低设计风险
  • 贸泽电子(Mouser)专区

相关视频

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表