赛灵思发布ISE12.2强化部分可重配置FPGA技术

发布时间:2010-7-30 10:24    发布者:嵌入式公社
关键词: FPGA , ISE , 部分可重配置 , 赛灵思
赛灵思公司(Xilinx)推出其第四代部分可重配置设计流程,以及智能时钟门控技术的多项全新强化方案,可针对Virtex-6 FPGA设计中BRAM(block-RAM)降低24%的动态功耗。设计人员即日起即可下载ISE12.2设计套件,利用其简便易用、直观的部分可重配置设计流程,进一步降低功耗和整体系统成本。同时,最新推出的ISE版本还可提供一项低成本仿真方案, 支持嵌入式设计流程。

部分可重配置技术具备可即时调整的高度灵活性,可以大幅扩充单一FPGA的容量。在器件运行中,设计人员可对FPGA某些区域进行重新编程,藉此加入新的功能,而器件其余部分正在运行的应用则完全不会受到任何影响。例如,用户开发无线光传输网络方案,少用30-45%的资源就可以实现多端口多路复用器/转发器的功能,而软件无线电(SDR)解决方案可以在不干扰其他波形继续运行的同时动态交换通信波形,而且也无需改用更大或是额外的器件。部分可重配置技术还可以帮助设计人员有效的管理功耗,当系统无需在最高性能运行时,可以使用低能耗的方式来替代高能耗功能运行。

赛灵思采用更直观的设计流程以及界面,使其第四代部分可重配置技术更加易于使用。其中包括一个经进一步改进的时序约束和时序分析流程,自动插入代理逻辑以桥接静态和可重配置部分,并具备完整的设计时序收敛和仿真功能。ISE12 使得设计人员可以应用Virtex-4, Virtex-5 和Virtex-6器件,实现各种部分可重配置应用。如需了解更多详细内容,请登录www.xilinx.com/cn/ISE.

为帮助客户使其设计的功耗更有效率,通过2009年夏季对PwrLite公司的收购,赛灵思增强了其智能时钟门控技术,降低BRAM动态功耗。通过一系列独特的算法,ISE可以自动中断不必要的逻辑活动,这些不必要的逻辑活动正是引起耗电的关键因素。通过在综合过后而非在RTL层实现功耗优化,ISE可以降低多达30%的整体动态功耗。从ISE12.2设计套件开始,智能时钟门控优化也将在简单或双端口模式下,降低专用RAM模块的功耗。这些模块提供了几种启动模式,包括:阵列启动,写入启动,以及输出时钟寄存器启动。大多数的功耗节约都来自阵列启动模式。ISE是唯一可以提供集成于布局布线算法中的细分化时钟门控优化FPGA工具套件,更多信息,请参考赛灵思白皮书(WP370):用时钟控制门技术降低开关功耗  。

针对嵌入式设计提供的仿真支持

ISE Simulator (ISim)现在已可通过赛灵思 XPS(Xilinx Platform Studio)和项目导航 (Project Navigator) 工具支持嵌入式设计流程,可以让嵌入式开发人员享受到集成在ISE设计套件中的混合语言(VHDLVerilog)仿真器的优势。 新版本的ISim具备许多强化生产力的新功能,包括自动检测,以及用于编辑及查看功能的设计存储列表。新的存储编译器 (Memory Editor)可以帮助设计人员运用图形化方式查看各种假设(What-if)情景,而不用重新编译设计就能强制设定一个信号内的某个值或者模板。ISE12还可以让设计人员能够从波形检视器中浏览HDL源码。

立即启动设计

ISE 12设计套件目前正分阶段推出,其中面向 Virtex-6 FPGA 设计的智能时钟门控技术已随5月4日发布的12.1版本推出;面向 Virtex-6 FPGA 设计的部分可重配置技术随12.2 版本推出;而 对AXI4 IP 的支持将随 12.3 版本推出。ISE 12 套件可与 Aldec、Cadence Design Systems、Mentor Graphics 以及 Synopsys等公司推出的最新仿真和综合软件协同工作。

此外,相对于前版而言,ISE 12 版软件的逻辑综合平均速度提升2倍,大型设计实施运行速度加快1.3倍,同时强化了嵌入式设计的方法。

定价与供货情况

ISE 12.2设计套件现已可以立即提供所有ISE 版本,逻辑版本的起始价格为 2,995 美元。第四代部分可重配置业技术作为选配的购买部分,并且附带2天的现场培训。客户可从赛灵思网站免费下载全功能30天试用版。欢迎立即使用,如欲了解 ISE 12设计套件中有关降低功耗与成本的设计方法和生产力创新的更多详情,以及赛灵思目标设计平台,敬请访问: www.xilinx.com/cn/tools/designtools.htm.
本文地址:https://www.eechina.com/thread-17901-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

  • Microchip视频专区
  • 想要避免发生灾难,就用MPLAB SiC电源仿真器!
  • 更佳设计的解决方案——Microchip模拟开发生态系统
  • Cortex-M4外设 —— TC&TCC结合事件系统&DMA优化任务培训教程
  • 深度体验Microchip自动辅助驾驶应用方案——2025巡展开启报名!
  • 贸泽电子(Mouser)专区

相关视频

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表