x
x

FPGA/CPLD文章列表

基于FPGA的混沌加密虹膜识别系统设计(一)

  项目信息   1.项目名称:基于FPGA的混沌加密虹膜识别系统设计   2.应用领域:工业控制、科研、医疗、安检   3.设计摘要:   基于虹膜的生物识别技术是一种最新的识别技术,通过 ...
2015年11月12日 10:56   |  
FPGA   虹膜识别   CMOS  

基于FPGA的简易频谱分析仪

  1 引言   目前,由于频谱分析仪价格昂贵,高等院校只是少数实验室配有频谱仪。但电子信息类教学,如果没有频谱仪辅助观察,学生只能从书本中抽象理解信号特征,严重影响教学实验效果。 ...
2015年11月12日 10:55   |  
FPGA   频谱分析仪   AD603  

基于Verilog HDL的SPWM全数字算法的FPGA实现

  随着信号处理技术及集成电路制造工艺的不断发展,全数字化SPWM(正弦脉宽调制)算法在调速领域越来越受到青睐。实现SPWM控制算法的方法很多,其中模拟比较法因电路复杂、且不易与数字系统连接 ...
2015年11月12日 10:50   |  
Verilog   HDL   SPWM   FPGA  

基于FPGA的Viterbi译码器设计及实现

  卷积码是广泛应用于卫星通信、无线通信等各种通信系统的信道编码方式。Viterbi算法是一种最大似然译码算法。在码的约束度较小时,它比其它概率译码算法效率更高、速度更快,译码器的硬件结 ...
2015年11月12日 10:17   |  
FPGA   Viterbi   译码器  

基于FPGA的脱机手写体汉字识别系统

  1设计摘要   1.1项目背景   汉字作为非字母化、非拼音化的文字,在当今高度信息化的社会里,如何快速高效地将汉字输入计算机,已成为影响人机交流信息效率的一个重要瓶颈。目前,汉字 ...
2015年11月12日 10:15   |  
FPGA   神经网络   汉字识别  

一种节能型可升级异步FIFO的FPGA实现

  现代数字系统中,异步FIFO是一种被广泛应用于跨时钟域进行数据传输的有效方式。异步FIFO主要应用于两种不同时钟域的数据传输,这意味着数据的写入在一个时钟域,而数据的读出却在另一个时钟 ...
2015年11月11日 14:11   |  
FIFO   FPGA  

基于FPGA的电力谐波检测设计

  基于FFT算法的电力系统谐波检测装置,大多采用DSP芯片设计。DSP芯片是采用哈佛结构设计的一种CPU,运算能力很强,速度很快;但是其顺序 执行的模式限制了其进行FFT运算的速度。而现场可编程 ...
2015年11月10日 16:00   |  
Xilinx   FPGA   DSP  

基于fpga二维小波变换核的实时可重构电路

项目背景及可行性分析   2.1 项目名称及摘要:   基于fpga二维小波变换核的实时可重构电路   现场可编程门阵列为可进化设计提供了一个理想的模板。FPGAs 提供了一个硬件环境 , ...
2015年11月10日 15:57   |  
fpga   小波变换   IP核  

基于FPGA的LCD显示远程更新的设计方案及原理图

  一 设计概述   1.1目标领域和主要应用   如今,交通在现代人的生活中所占比重越来越重要。如何安全,高效的利用道路资源是每个人都要面对的问题。现有车载GPS导航只能查看到道路走向 ...
2015年11月10日 14:32   |  
FPGA   LCD  

基于Flash和JTAG接口的FPGA多配置系统

  引言   针对需要切换多个FPGA配置码流的场合, Xilinx公司提出了一种名为System ACE的解决方案,它利用CF(Compact Flash)存储卡来替代配置用PROM,用专门的ACE控制芯片完成CF卡的读写, ...
2015年11月10日 14:06   |  
Flash   JTAG   FPGA  

二维FIR滤波器的FPGA实现

  O 引言   二维有限长单位脉冲响应滤波器(2D—FIR)用于对二维信号的处理,如在通信领域中广泛采用2D-FIR完成对I、Q两支路基带信号的滤波[1]。由于涉及大量复数运算并且实时性要求高,如果 ...
2015年11月10日 14:03   |  
FIR滤波器   FPGA  

基于FPGA 的FIR 数字滤波器设计方案

  本文简要介绍了FIR数字滤波器的结构特点和基本原理,提出基于FPGA和DSP Builder的FIR数字滤波器的基本设计流程和实现方案。   在Matlab/Simulink环境下,采用DSP Builder模块搭建FIR模型 ...
2015年11月10日 14:03   |  
FPGA   FIR   数字滤波器  

厂商推荐

  • Microchip视频专区
  • AOE | 时钟与时序(4/7):频率与相位之间的关系是怎样的?
  • 初学者在电源电路设计中常犯的错误(以及如何避免)
  • AOE | 时钟与时序(1/7):什么是时钟以及为什么我们需要优质时钟?
  • AOE | 时钟与时序(3/7):什么是时钟相位?
  • 贸泽电子(Mouser)专区

本周文章排行榜

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
返回顶部