FPGA/CPLD资料下载列表
VHDL 程序实例集, 来源北邮出版社。版权贵出版社所有。
VHDL 程序设计,来源清华出版社,版权归出版社。
8051工作频率为11.0592MHZ CPLD(EPM7128SLC15)的工作频率为16.0000MHZ(有源晶振)
2007年Xilinx 联合实验室主任会议--FPGA设计时序收敛
该网站不错,刚注册成功,发帖祝贺一下!以后要常来学习!哈哈
经济危机愈演愈烈,半导体公司如何过冬或御寒? 面对未来可期的经济复苏,半导体公司又如何节省开支以备复苏时的投入? 市场调研公司Gartne ...