台积电CoWoS封装产能吃紧,芯片变大和HBM堆叠是两大挑战

发布时间:2024-5-20 14:49    发布者:eechina
关键词: 台积电 , CoWoS
来源:IT之家

工商时报援引业内人士信息,由于 AI 芯片需求激增,硅中间层面积增加,导致 12 英寸晶圆可切出的数量减少,进一步加剧了 CoWoS 封装的供不应求情况。

芯片变大

集邦咨询预估英伟达推出的 B 系列(包括 GB200、B100、B200),将消耗更多的 CoWoS 封装产能。

IT之家此前报道,台积电增加了 2024 年全年的 CoWoS 产能需求,预计到年底月产能将接近 4 万片,相比 2023 年的总产能增长超过 150%。2025 年的总产能有可能增长近一倍。

不过英伟达发布的 B100 和 B200 芯片,中间层面积(interposer area)将比以前更大,意味着 12 英寸晶圆切割出来的芯片数量减少,导致 CoWoS 的产能无法满足 GPU 需求。

HBM

业内人士表示 HBM 也是一大难题,采用 EUV 层数开始逐步增加,以 HBM 市占率第一的 SK 海力士为例,该公司于 1α 生产时应用单层 EUV,今年开始转向 1β,并有可能将 EUV 应用提升 3~4 倍。

1.jpg

除技术难度提升外,随着 HBM 历次迭代,HBM 中的 DRAM 数量也同步提升,堆叠于 HBM2 中的 DRAM 数量为 4~8 个,HBM3/3E 则增加到 8~12 个,HBM4 中堆叠的 DRAM 数量将增加到 16 个。
本文地址:https://www.eechina.com/thread-857351-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

  • Microchip视频专区
  • 安静高效的电机控制——这才是正确的方向!
  • 为何选择集成电平转换?
  • 无线充电基础知识及应用培训教程3
  • 基于CEC1712实现的处理器SPI FLASH固件安全弹性方案培训教程
  • 贸泽电子(Mouser)专区
关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表