十年后半导体制程微缩之挑战在成本而非技术

发布时间:2011-11-1 05:59    发布者:nansaudi
关键词: 半导体
晶圆代工大厂台积电(TSMC)资深研发副总裁蒋尚义(Shang-Yi Chiang)在日前于美国举行的ARM技术论坛(TechCon)上表示,在接下来十年以FinFET技术持续进行半导体制程微缩的途径是清晰可见的,可直达 7纳米节点;但在 7纳米节点以下,半导体制程微缩的最大挑战来自于经济,并非技术。

蒋尚义表示,他有信心半导体产业将在接下来十年找到克服7纳米以下节点技术障碍的解决方案;但也指出,新技术虽然能实现7纳米以下节点制程芯片量产,却可能得付出高昂代价:「当制程节点演进,我们也看到晶圆制造价格比前一代制程增加了许多。」

在ARM技术论坛的另一场专题演说中,EDA供货商Cadence Design Systems旗下Silicon Realization部门的资深研发副总裁徐季平(Chi-Ping Hsu),简报了半导体制程从32/28纳米节点过渡到22/20纳米节点的制程技术研发成本增加幅度;他举例指出,如果32/28纳米节点缩需成本是12亿美元,来到22/20纳米节点,该成本规模将增加至21至30亿美元。

至于芯片设计成本,则会从32纳米节点所需的5,000万至9,000万美元,在22纳米节点增加至1.2亿至5亿美元。徐季平并指出,在32纳米节点,芯片销售量需要达到3,000至4,000万颗,才能打平成本;但到了20纳米节点,该门坎会提高至6,000万至1亿颗。

FinFET是一种 3D晶体管技术,目前正初步获得芯片制造商的采用;大厂英特尔(Intel)则是将其3D晶体管技术称为「三闸(tri-gate)」,业界预计该公司将在今年底推出采用3D晶体管技术所生产的22纳米芯片样品。

蒋尚义表示,22纳米节点会是半导体产业采用平面晶体管技术(planar transistor)的最后一个世代:「在此之后,该技术就会功成身退。」
本文地址:https://www.eechina.com/thread-78464-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

  • Microchip视频专区
  • 更佳设计的解决方案——Microchip模拟开发生态系统
  • 我们是Microchip
  • Cortex-M4外设 —— TC&TCC结合事件系统&DMA优化任务培训教程
  • 利用模拟开发工具生态系统进行安全电路设计
  • 贸泽电子(Mouser)专区

相关视频

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表