清华大学与TSMC携手共创65 nm研发里程碑

发布时间:2010-12-17 14:47    发布者:李宽
关键词: TSMC , 清华 , 台积电
清华大学与TSMC 16日共同发表65nm产学合作成果,藉由TSMC所提供的65nm制程晶圆共乘服务,清华大学微电子学研究所在半数字锁相环(Phase Lock Loop)以及模拟/数字转换器(Analog Digital Converter)二项研究上创下世界级的里程碑,为中国的集成电路设计业带来创新的发展。

TSMC为了协助清华大学优秀的青年学子实现其卓越的设计构想,自2010年起提供多次65nm 及90nm制程晶圆共乘服务,让同学们在TSMC的协助下,落实系统单芯片(SoC)的数字、模拟、射频混合信号集成电路设计以及IP等先进研究项目的创新开发,目前已有具体成效。

在锁相环电路方面,清华大学结合TSMC65nm制程的先进技术平台,领先业界开发半数字(Semi-Digital)的设计方式,有效改善传统全模拟(Full Analog)及全数字(Full Digital)设计所导致的高漏电与高耗电的缺点,达到先进制程缩小芯片尺寸并能同时降低耗电的显著成果,与国际已发表的传统设计相较具有明显优势。

在模拟数字转换器方面,清华大学针对无线通讯产品所需的模拟数字转换器进行研究,提出简化放大器比较器的设计,在TSMC65nm制程 1volt(伏特)标准工作电压下,其信号对谐波失真与噪声比(Signal to Noise plus Distortion Reduction, SNDR) 精确性高达95dB(分贝),同时耗电小于380μw(微瓦),并且在工作电压降低到0.6volt时,仍然保有90.2dB的SNDR水准,突破业界现有的SNDR表现。

国家863计划资讯领域专家组成员暨清华大学教授王志华博士表示,TSMC提供清华大学65nm制程晶圆共乘服务,让清华大学的教授、学生有机会利用业界最优异的先进制程进行创新设计,并且快速地完成了两项高水平、领先业界的研究成果,奠定以往难有的佳绩,进一步提升中国集成电路设计业的水准,建立产学合作典范,相信未来双方的密切合作将可为中国的半导体业带来更丰沛的创新动能。

TSMC中国业务发展副总经理罗镇球指出,人才是中国半导体业的发展基石,TSMC一直在培养国内人才上作出积极贡献。此次清华大学65nm的创新设计, 在TSMC先进工艺平台流片, 验证其实际效能已超越世界水平, 更是充分体现了产学研合作的优势。未来TSMC将继续以先进的技术与充沛的产能,为学界及客户提供最强而有力的支持,成为中国创新设计的最佳合作伙伴。

来源:赛迪网
本文地址:https://www.eechina.com/thread-46974-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
bluesea_tan 发表于 2011-1-1 15:07:54
加油
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

  • Microchip视频专区
  • PIC18-Q71系列MCU概述
  • 5分钟详解定时器/计数器E和波形扩展!
  • 了解一下Microchip强大的PIC18-Q24 MCU系列
  • 安静高效的电机控制——这才是正确的方向!
  • 贸泽电子(Mouser)专区
关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表