123
返回列表 发新帖
楼主: weiiew_00

[提问] 关于上拉电阻的的一个问题请教

[复制链接]
发表于 2011-3-19 12:27:30 | 显示全部楼层
你这里所说的上啦电阻应该是在IC芯片的IO管脚处的吧,所以这个管教输出信号的时候就是输出管脚,而从别的IC过来的时候就是输入管脚。之所以要加上拉,是想让IO管脚在没有数据输入或输出的时候保持在一个特定的电平,也就是说管脚不用的时候,要使它保持在一个特定电平。如果不加上拉,在没有信号输入的时候IC就不知道这个管脚处于何种阻态,那么IC就可能执行错误的指令。所以,下面来回答你的问题:这里你输入1.2V,一般认为是低电平,也就是逻辑“0”,那么IC会知道这时传输的数据就是0,所以这时I0的管教就是1.2V。综上所述,所谓上拉就是将其管脚在不用的时候固定在一个高电平。
发表于 2011-4-4 09:20:19 | 显示全部楼层
大家都知道,上拉电用于提高信号强度,抗干扰,放大信号(指的是波形修正,防止歧变),用在输出端口作用就是加大驱动能力,减小被干扰。用在输入端口主要是将外面弱信号加强整形修理后输入IC提高逻辑可靠度。
     ...
weiiew_00 发表于 2010-7-31 18:36
答:无负载是测量为5V。内部线路有震荡时,可产生高于电源电压。加负载后低于电源电压,根据负载轻重来确定。
发表于 2011-4-4 12:19:47 | 显示全部楼层
回复20楼bagdmu

支持楼上的。
发表于 2011-4-4 13:38:03 | 显示全部楼层
在1.2v  只不过此时的I/O电流变大了 你可以用表测量 5k 属于强上拉
发表于 2011-4-8 14:40:52 | 显示全部楼层
你这是输入口,所以在没有信号进入的时候,不能悬空,要嵌位在高电平。所以上拉到5V,这个时候电压也就是5V。当有信号的时候就是1.2V。这里1.2V属于低电平,5V高电平还有一个作用就是,能够检测到有低电平进入。
发表于 2011-4-8 16:00:13 | 显示全部楼层
应该还是1.2V
应该还是1.2V
发表于 2011-4-14 23:25:43 | 显示全部楼层
我的想法是如果内部是一个OC门的话,由于OC门有电平转换的作用,是不是应该是5V?愚见,求讨论!
发表于 2011-5-17 11:47:05 | 显示全部楼层
回复20楼bagdmu
具体电路具体分析!
发表于 2011-8-4 14:51:11 | 显示全部楼层
在交流号等效分析时,无需考虑供电电压,因为分析时是把VCC当成GND的。输入端的阻抗一般都很高,因此上拉电阻实际就是信号源的负载,如果信号源内阻比上拉电阻小很多时上拉电阻对信号源基本不会产生衰减。
发表于 2011-8-7 20:59:10 | 显示全部楼层
条件不足   但是应该在1.2V到5V之间
发表于 2011-8-15 19:06:07 | 显示全部楼层
先自己动手搭个电路,数字的就行了。
发表于 2011-8-15 19:07:11 | 显示全部楼层
还有你也发个电路图,还不知你信号是怎么流的
发表于 2011-8-15 22:33:54 | 显示全部楼层
与输入信号强度,即输出阻抗有关
发表于 2011-8-16 21:19:47 | 显示全部楼层
完全取决于1.2V信号源的内阻。
如1.2V信号源短路电流为10毫安,其内阻=1.2V/0.01mA=120R
5V与1.2V的压差=3.8V.必向信号源充电,其电流=3.8V/5.12K=0.74mA.
0.74mA在120R上的压降=0.089V.
故接上拉电阻后,电压为1.289V.

(本文中R为欧姆)。
发表于 2011-8-18 22:22:57 | 显示全部楼层
要看输入是什么电路结构啊~~
发表于 2011-8-19 13:51:15 | 显示全部楼层
打个电路自己测测吧,简单这么一说条件太简单,会出现很多种情况。
发表于 2011-8-31 14:10:07 | 显示全部楼层
发表于 2011-10-10 16:45:29 | 显示全部楼层
新手学习
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表