搜索
热门关键词:
PWM
Verilog
Microsemi
Cadence
VHDL
手机版
官方微博
微信公众号
登录
|
免费注册
首页
新闻
新品
文章
下载
电路
问答
视频
职场
杂谈
会展
工具
博客
论坛
在线研讨会
技术频道:
单片机/处理器
FPGA
软件/编程
电源技术
模拟电子
PCB设计
测试测量
MEMS
系统设计
无源/分立器件
音频/视频/显示
应用频道:
消费电子
工业/测控
汽车电子
通信/网络
医疗电子
机器人
当前位置:
EEChina首页
›
论坛
›
STM32 DIY
返回列表
查看:
3620
|
回复:
0
stm32开发板开发笔记(2)-开发板jlink烧录
[复制链接]
designapp
designapp
当前离线
积分
16020
发表于 2016-8-25 10:43:19
|
显示全部楼层
|
阅读模式
贸泽电子有奖问答视频,回答正确发放10元微信红包
关键词:
stm32
,
jlink
开发板上留出了jtag烧录口,引出了TCK测试时钟,TDI测试数据串行输入,TMS测试模式选择,TDO测试数据串行输出,
NJTRST测试系统复位信号
如图所示:
nRST是接芯片的复位脚,板上的实物是20针的JTAG接口
20针JTAG接口
1 VTref 目标板参考
电压
,接电源
2 VCC 接电源
3 nTRST 测试系统复位信号
4、6、8、10、12、14、16、18、20 GND 接地
5 TDI 测试数据串行输入
7 TMS 测试模式选择
9 TCK 测试时钟
11 RTCK 测试时钟返回信号// 这个没有接
13 TDO 测试数据串行输出
15 nRESET 目标系统复位信号
17 、 19 NC 未连接
关于目标系统复位信号和测试系统复位信号
测试系统其实指的是目标板上JTAG扫描链中各个芯片中TAP测试访问端口和边界扫描单元等,nTRST也就是指复位TAP测试访问端口,不复位芯片逻辑。而目标系统就是目标板上除了测试功能以外的正常逻辑了。nRESET连接
FPGA
的PROG_B(复位配置逻辑
电路
,但是这时的复位是由上位PC机使用控制软件通过JTAG电缆或控制器来控制的,条件缺一不可。
这是以FPGA为例子讲的,大概懂了。
nrst引脚通过一个
电容
到地。
nrst引脚内部是通过一个永久的上拉
电阻
上拉,如果下来就是复位,这里的电容起到滤波的作用,防止复位。
所以这个开发板要想用jlink烧录的话,插入电源才能烧录。
相关文章
•
意法半导体与华虹宏力携手构建40nm STM32微控制器双供应链
•
过采样提高12位ADC精度在STM32主控上的实现(附电路及代码)
•
关注STM32巡回研讨会,领取NUCLEO boards开发板
•
STM32全球在线峰会:揭示2024年嵌入式系统三大趋势
•
MCU如何过渡MPU,米尔基于STM32MP135开发板裸机开发应用笔记
•
开放式高实时高性能PLC控制器解决方案-基于米尔电子STM32MP135
•
STM32MP135开发板助力电力行业,IEC61850协议移植笔记
•
米尔邀您参加STM32全国巡展,STM32MP135开发板5折起
•
IAR Embedded Workbench现已支持性价比出众的新型STM32 MCU系列
•
灵动微MM32F3273E7P可完美PIN TO PIN替换STM32F103RCT6
回复
举报
返回列表
高级模式
B
Color
Image
Link
Quote
Code
Smilies
您需要登录后才可以回帖
登录
|
立即注册
本版积分规则
发表回复
回帖后跳转到最后一页
浏览过的版块
软件编程/OS
测试测量
电工杂谈
关于我们
-
服务条款
-
使用指南
-
站点地图
-
友情链接
-
联系我们
电子工程网
© 版权所有
京ICP备16069177号
| 京公网安备11010502021702
快速回复
返回顶部
返回列表