安森美推出有源扩频时钟产生器IC,用于降低便携、消费及计算应用的电磁干扰

发布时间:2012-11-12 14:32    发布者:eechina
关键词: 时钟 , 电磁干扰 , EMI
安森美半导体(ON Semiconductor)推出新系列的有源扩频时钟产生器集成电路(IC),管理时钟源的电磁干扰(EMI)及射频干扰(RFI),为所有依赖于时钟的信号在系统范围内降低EMI。

P3P8203A LVCMOS峰值EMI降低时钟产生器的目标应用为图形卡、计算及消费等应用。这器件支持3.3 伏(V)输入电压,频率范围为18 MHz至36 MHz,通过外部电阻模拟控制扩频偏差。系统设计人员选择该外部电阻之不同值在输出提供所想要额度的扩频偏差,便能更灵活地定制应用,使在其应用中取得达致降低EMI的要求。P3P8203A采用8引脚、2 mm x 2mm x 0.8 mm WDFN封装,非常适合用于印制电路板(PCB)空间受限的应用。工作温度范围为0°C至+70°C。

P3MS650xxxH-Hires.jpg

P3MS650100H和P3MS650103H LVCMOS峰值EMI降低时钟产生器非常适合用于PCB空间受限的应用,如手机和平板电脑等便携电池供电设备;在这些应用中, EMI/RFI可能是重大挑战,而遵从EMI/RFIF规范是先决条件。这两款通用新扩频型时钟产生器采用尺寸仅为1 mm x 1.2 mm x 0.8 mm的微型4引脚WDFN封装,提供业界最小的独立式有源方案,用于降低时钟源及源自时钟源的下行时钟和数据信号的EMI/RFI。P3MS650100H和P3MS650103H支持1.8 V至3.3 V的输入电压范围,典型扩频偏差为0.45%至1.4%,减小15 MHz至60 MHz频率范围之时钟源的EMI/RFI。工作温度范围为-20ºC至+85ºC。

安森美半导体工业及时序产品副总裁Ryan Cameron说:“符合EMI规范同时控制成本及尽量减少PCB占位面积,是便携及计算应用的重大挑战。我们新的EMI降低IC解决这些挑战,提供高性价比的方案,降低时钟源及源自时钟源的下行时钟和数据信号的EMI/RFI。设计工程师在设计周期及早应用这些器件,可无须采用其他方案,也无须加入高成本的额外PCB层或屏蔽来处理EMI/RFI问题。”

封装及价格
P3P8203A采用8引脚WDFN封装,每批量10,000片的单价为0.44美元。P3MS650100H及P3MS650103H采用4引脚WDFN封装,每批量10,000片的单价为0.24美元。


本文地址:https://www.eechina.com/thread-101291-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

  • Microchip视频专区
  • Dev Tool Bits——使用MPLAB® Discover浏览资源
  • Dev Tool Bits——使用条件软件断点宏来节省时间和空间
  • Dev Tool Bits——使用DVRT协议查看项目中的数据
  • Dev Tool Bits——使用MPLAB® Data Visualizer进行功率监视
  • 贸泽电子(Mouser)专区

相关在线工具

相关视频

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表