x
x

PCB设计文章列表

原创|高速PCB设计中层叠设计的考虑因素

在高速PCB设计中,PCB的层数多少取决于电路板的复杂程度,从PCB的加工过程来看,多层PCB是将多个“双面板PCB”通过叠加、压合工序制造出来的,但多层PCB的层数、各层之间的叠加顺序及板材选择是 ...
2017年03月01日 15:27   |  
高速PCB设计  
PCB原创|高速PCB设计软件层叠结构设计的建议

PCB原创|高速PCB设计软件层叠结构设计的建议

在进行多层PCB设计时,PCB层数的多少要取决于电路板的复杂程度,从PCB的加工过程考虑,多层PCB是将多个“双面板PCB”通过叠加、压合工序制造出来的,但多层PCB的层数、各层之间的叠加顺序及板材 ...
2017年03月01日 09:54   |  
PCB设计  
原创|PCB设计软件中器件自动调入文件的操作方法

原创|PCB设计软件中器件自动调入文件的操作方法

前期原理图网表导入到PCB设计文件后,所有的器件存在于软件的后台,需要通过如下操作把后台器件调出。一、自动把器件调入到设计文件中的操作方法如下:1、在Allegro中点击Place→Quickplace菜单 ...
2017年02月24日 15:20   |  
PCB设计软件  

PCB设计软件的特点大起底,你还需要掌握哪些技能?

PCB设计软件有很多种,目前市场上主要使用的包括:Cadence Allegro、Mentor EE、Mentor Pads、Altium Designer、Protel等,其中以Cadence Allegro市场占有率最高。 1、主流PCB设计软件特点 ...
2017年02月22日 11:36   |  
PCB设计   PCB设计软件  
你会做夹具吗?

你会做夹具吗?

作者:陈德恒(微信公众号:高速先生) “你们会做测试夹具吗?” 听到客户在电话那头说的这句话,小陈愣了一下,不禁想起了发生在不久之前的另一段对话: “你会做层叠吗?” ...
2017年02月16日 16:50   |  
走线   夹具  
高速PCB设计软件allegro之DXF文件导入操作步骤

高速PCB设计软件allegro之DXF文件导入操作步骤

PCB结构设计的的需求主要包括:PCB板外形尺寸、连接性器件的定位、器件的限高及禁布要求等相关信息。结构信息的正确导入,是PCB设计的基本要求,保证后续PCBA加工装配的正确性。 那么如 ...
2017年02月15日 14:17   |  
allegro软件工具   PCB结构设计  

PCB设计后期检查的6大要素

在PCB设计流程当中,一块PCB板完成了布局布线,又检查连通性和间距都没有报错的情况下,一块PCB是不是就完成了呢?答案当然是否定。很多初学者也包括一些有经验的工程师,由于时间紧或者不耐烦 ...
2017年02月15日 11:56   |  
PC设计检查   PCB设计流程  
高速PCB设计中布线基本要求

高速PCB设计中布线基本要求

高速PCB设计中常规PCB布线,有以下基本要求:(1)QFP、SOP等封装的矩形焊盘出线,应从PIN中心引出(一般采用铺shape)(2)布线到板边的距离不小于20MIL。(3)金属外壳器件下,不允许有其它网 ...
2017年02月10日 10:36   |  
PCB设计   PCB布线规则   PCB布线   于博士信号完整性  
多高速率算是高速信号?

多高速率算是高速信号?

多高速率算是高速信号?众所纷纭,有说30M就算高速信号,有说50M算高速信号。于博士网认为,这些说法并没有抓住问题的本质。 多高速率算是高速信号,不可能给出一个准确的定义。什么是高速,和 ...
2017年02月09日 14:18   |  
信号完整性设计   PCB设计   于博士信号完整性  
阻抗偏高到60~65欧姆有什么危害(下)

阻抗偏高到60~65欧姆有什么危害(下)

作者:袁波(微信公众号:高速先生) 记得刚接触信号完整性分析的时候,读的最多的就是Eric Bogatin著的《Signal Integrity:Simplified》,中文译作《信号完整性分析》,书中将所有信号完整 ...
2017年02月08日 11:15   |  
串扰   阻抗偏高   阻抗偏离  
阻抗偏高到60~65欧姆有什么危害(中)

阻抗偏高到60~65欧姆有什么危害(中)

作者:袁波(微信公众号:高速先生) 紧接着上期文章的话题,为什么在没有端接措施的情况下,主线段阻抗较高会导致过冲很厉害呢?大家应该都知道,过冲厉害的原因肯定是信号反射比较厉害,造 ...
2017年02月08日 11:10   |  
输出阻抗   阻抗偏高  

厂商推荐

  • Microchip视频专区
  • AOE | 时钟与时序(3/7):什么是时钟相位?
  • AOE | 时钟与时序(2/7):什么是理想时钟?
  • 初学者在电源电路设计中常犯的错误(以及如何避免)
  • AOE | 时钟与时序(1/7):什么是时钟以及为什么我们需要优质时钟?
  • 贸泽电子(Mouser)专区

本周文章排行榜

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
返回顶部