查看: 3364|回复: 0

stm32开发板开发笔记(2)-开发板jlink烧录

[复制链接]
发表于 2016-8-25 10:43:19 | 显示全部楼层 |阅读模式
关键词: stm32 , jlink
开发板上留出了jtag烧录口,引出了TCK测试时钟,TDI测试数据串行输入,TMS测试模式选择,TDO测试数据串行输出,

NJTRST测试系统复位信号

如图所示:





nRST是接芯片的复位脚,板上的实物是20针的JTAG接口

20针JTAG接口

1 VTref   目标板参考电压,接电源

2 VCC   接电源

3 nTRST   测试系统复位信号

4、6、8、10、12、14、16、18、20  GND 接地

5 TDI   测试数据串行输入

7 TMS   测试模式选择

9 TCK   测试时钟

11 RTCK  测试时钟返回信号// 这个没有接

13 TDO   测试数据串行输出

15 nRESET 目标系统复位信号

17 、 19 NC  未连接

关于目标系统复位信号和测试系统复位信号

测试系统其实指的是目标板上JTAG扫描链中各个芯片中TAP测试访问端口和边界扫描单元等,nTRST也就是指复位TAP测试访问端口,不复位芯片逻辑。而目标系统就是目标板上除了测试功能以外的正常逻辑了。nRESET连接FPGA的PROG_B(复位配置逻辑电路,但是这时的复位是由上位PC机使用控制软件通过JTAG电缆或控制器来控制的,条件缺一不可。

这是以FPGA为例子讲的,大概懂了。





nrst引脚通过一个电容到地。

nrst引脚内部是通过一个永久的上拉电阻上拉,如果下来就是复位,这里的电容起到滤波的作用,防止复位。





所以这个开发板要想用jlink烧录的话,插入电源才能烧录。
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表