UltraSoC为西部数据的RISC-V SweRV Core处理器和OmniXtend缓存一致性互连提供支持

发布时间:2019-2-22 18:23    发布者:eechina
关键词: RISC-V , SweRV , OmniXtend , 缓存一致性
全新的CPU将支持固态硬盘(SSD)、闪存控制器和物联网应用

面向RISC-V生态系统的嵌入式分析领先供应商UltraSoC今天宣布:公司已在其嵌入式分析架构中为Western Digital的RISC-V SweRV Core处理器和相关的OmniXtend缓存一致性互连结构提供全面支持。 两家公司已携手合作创建了一个调试和片上分析生态系统,它将为Western Digital的内部开发团队以及选择采用SweRV Core处理器来开发自有应用的第三方伙伴提供支持。

“Western Digital已被证明是RISC-V生态系统中强大的推动者,其远见卓识的技术演进之道包含了专为其目标应用而量身定制的处理器,”UltraSoC首席执行官Rupert Baines表示。 “SweRV概念引人注目,我们非常自豪能够在其演进发展的早期阶段被选中为其提供支持。”

SweRV是一款开源RISC-V内核,旨在加速开发面向大数据和快速数据环境的开放式专用计算架构。 Western Digital在帮助推进RISC-V生态系统方面发挥了积极作用,使其能够创建专为以数据为中心的应用程序而构建的处理器。 该公司提供的每个存储产品都包含某种处理器,该公司已承诺将其中10亿个核心转换为RISC-V架构。

UltraSoC于2017年6月推出业界首款 且现在仍然是 唯一商用的RISC-V处理器跟踪解决方案,并致力于支持基于标准和专有的调试和分析方法。 跟踪功能是系统开发人员的关键工具,可以详细查看程序的行为。 UltraSoC的嵌入式分析技术能够支持各种非常强大的多核系统级芯片(SoC)实现,并支持被称为异构系统的、包含多种不同类型处理器的系统的无缝开发和调试。

Western Digital的RISC-V SweRV Core处理器是一款 32 位、基于双向超标量设计、9 级流水线内核的处理器,它可支持一次加载多个指令并同时执行。 该处理器紧凑有序,其预期运行性能高达 5 CoreMarks / Mhz左右。 其高能效设计可以在 28 纳米 CMOS 工艺技术之上提供高达 1.8Ghz的时钟速度。这款开源处理器有望推动新的数据中心应用的开发,例如物联网(IoT)、安全监控、工业控制及更多的应用。
本文地址:https://www.eechina.com/thread-560611-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表