例说FPGA连载46:Qsys系统搭建与软件开发之功能概述

发布时间:2016-11-14 15:37    发布者:rousong1989
例说FPGA连载46Qsys系统搭建与软件开发之功能概述
特权同学,版权所有
配套例程和更多资料下载链接:
http://pan.baidu.com/s/1c0nf6Qc
1.jpg
        如图5.1所示,本实例使用Quartus IIQsys评估构建一个片上系统。这个系统有NIOS II处理器,它的代码和数据都是存储在40Kbyte的片上RAM中运行的。此外,还有一些常见外设如System IDJTAG UARTLED PIOTimer(定时器)。JTAG UART使用PCVIP核心板之间的JTAG连接进行数据传输,在系统调试中非常实用。
        本实例搭建好一个最基本的嵌入式处理器硬件平台后,将编写一个最简单的LED闪烁的软件程序运行在NIOS II处理器上。
2.jpg
5.1工程实例3功能框图
        本实例的软件流程图如图5.2所示。程序运行后,首先会进入后台进行相关外设的初始化操作,这个步骤在我们编写的应用软件上是看不到的。接着通过JTAG UARTEDSNIOS II处理器的软件开发工具)上打印一串字符,最后进入while循环中进行LED指示灯闪烁控制。
3.jpg
5.2工程实例3软件流程图

本文地址:https://www.eechina.com/thread-178660-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表