Xilinx FPGA入门连载48:FPGA片内RAM实例之RAM配置

发布时间:2016-1-22 13:06    发布者:rousong1989
Xilinx FPGA入门连载48FPGA片内RAM实例之RAM配置
特权同学,版权所有
配套例程和更多资料下载链接:
http://pan.baidu.com/s/1jGjAhEm
1.jpg
1新建源文件
打开ISE工程,如图所示,在“Design à Implementation à Hierarchy”中的任意位置单击鼠标右键,弹出菜单中选择“New Source..”。
2.jpg
在“New Source Wizard”中,做如图所示的设置。
●  “Select Source Type”中选择新建文件类型为“IP(CORE Generator & Architecture Wizard)”。
●  “File name”即文件名,我们命名为“ram_controller”。
●  “Location”下面输入这个新建文件所存放的路径,我们将其定位到工程路径下的“ipcore_dir”文件夹下。
●  勾选上“Add to project”。
3.jpg
         完成以上设置后,点击“Next”进入下一步。
2IP选择
在“Select IP”页面中,如图所示,我们在“Viewby Function”下面找到“Memories &Storage Elements à RAMs & ROMs à Block Memory Generator”,单击选中它,接着点击“Next”进入下一步。
4.jpg
         如图所示,弹出“Summary”页面后,点击“Finish”即可。
5.jpg
3 RAM配置
         弹出的第1个页面中,如图所示,“InterfaceType”选择“Native”,然后点击“Next”到下一个配置页面。
6.jpg
         弹出的第2个页面中,如图所示,“Memory Type”选择“Single Port RAM”,其他配置默认即可,然后点击“Next”到下一个配置页面。
7.jpg
         弹出的第3个页面中,如图所示,RAM位宽“Read Width”输入“8”bit;ROM深度“Depth”输入“32”。其他配置默认即可,然后点击“Next”到下一个配置页面。
8.jpg
         余下3个页面均使用默认设置即可,点击“Generate”生成RAM。

本文地址:https://www.eechina.com/thread-160256-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

  • Microchip视频专区
  • 你仿真过吗?使用免费的MPLAB Mindi模拟仿真器降低设计风险
  • 我们是Microchip
  • Cortex-M4外设 —— TC&TCC结合事件系统&DMA优化任务培训教程
  • 深度体验Microchip自动辅助驾驶应用方案——2025巡展开启报名!
  • 贸泽电子(Mouser)专区
关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表