|
最近有朋友询问锁相环(PLL)电路调试经验,在这里把自己以前一些调试经验和大家分享,如有不妥请指出。
做通信类的同学一定少不了做锁相环电路,原因就不说了,大家明白的。
锁相环属于闭环反馈电路,笼统的说,包括锁相环控囗制芯片,环路滤波器和VCO(压控振荡器)部分。
现在常用的PLL芯片一般有DIP开关控囗制和SPI控囗制两种,DIP控囗制的已经不多见,例如MC145151和MC145163,现在使用最多的是例如MC145158 MB1504 MB1507 ADF4110等芯片,其中MB1504属于经典的吞除计数式PLL,可以用简单办法实现较大分频值,在通信领域广泛采用,属于早期芯片。而ADF4110属于后期增强型PLL芯片,在电荷泵充放电控囗制,相位噪声抑制方面和功耗控囗制方面比较优秀,但编程稍微复杂。在选择器件时可以参考。
在参考频率方面,用普通晶振就可以了,我一般用4M晶振,这样干扰会小些。
环路滤波器,一般情况下我们用ADISIMPLL软件可以设计出常用环路滤波器,如果PLL芯片的电荷泵输出电压最大变化范围能满足控囗制PLL输出需要的频率变化范围,则环路滤波器可以不用运放,使用RC网络即可;如果需要大范围变化,需要提高VCO控囗制电压时,可以考虑使用外接运放的滤波器。
VCO,很多同学按照参考书上提供的经典中的经典芯片MC16囗48制囗作,效果不错。我个人是没用过这款芯片,一般都是用三极管自己搭建,效果也不差。至于采用哪种VCO,看实际情况,不过建议大家用三极管搭建一个测试,以备以后使用。 |
|