搜索
热门关键词:
机器视觉
EDA
CPLD
硬件工程师
MCU
手机版
官方微博
微信公众号
登录
|
免费注册
首页
新闻
新品
文章
下载
电路
问答
视频
职场
杂谈
会展
工具
博客
论坛
在线研讨会
技术频道:
单片机/处理器
FPGA
软件/编程
电源技术
模拟电子
PCB设计
测试测量
MEMS
系统设计
无源/分立器件
音频/视频/显示
应用频道:
消费电子
工业/测控
汽车电子
通信/网络
医疗电子
机器人
x
x
当前位置:
EEChina首页
›
论坛
›
FPGA/CPLD
返回列表
查看:
4714
|
回复:
10
[提问]
FPGA的多CLock设计
[复制链接]
demo_fpga
demo_fpga
当前离线
积分
713
发表于 2010-10-5 13:18:57
|
显示全部楼层
|
阅读模式
贸泽电子有奖问答视频,回答正确发放10元微信红包
关键词:
Clock
,
FPGA
,
设计
HI
那位有这方面的经验?
谢谢
相关文章
•
AMD Spartan UltraScale+系列FPGA正式量产出货
•
开启工业4.0:集成EtherCAT和莱迪思FPGA实现高级自动化
•
Microchip推出成本优化的高性能PolarFire Core FPGA 和 SoC产品
•
情境感知AI:利用FPGA技术增强边缘智能
•
5个必备的FPGA设计小贴士
•
基于SRAM的FPGA技术创新: 快速安全启动机制深度解析
•
模拟集成电路的分析与设计(英文第五版) [美]保罗.R.格雷 等
•
Altera宣布Agilex 7 FPGA M系列开始量产出货
•
Microchip PolarFire SoC FPGA通过AEC-Q100汽车级认证
•
射频电路设计 理论与应用 [美]Reinhold Ludwig & Pavel Bretchko.pdf
回复
举报
chifengyun
chifengyun
当前离线
积分
1
发表于 2010-10-6 13:58:16
|
显示全部楼层
可以先看看 相关芯片的文档
回复
支持
反对
举报
sagetom
sagetom
当前离线
积分
67
发表于 2010-10-25 15:22:48
|
显示全部楼层
说白了,就是通过主晶振能后分频即可。
回复
支持
反对
举报
rfxie
rfxie
当前离线
积分
2
发表于 2010-10-29 16:16:35
|
显示全部楼层
最好使用全局时钟
回复
支持
反对
举报
onekiss715
onekiss715
当前离线
积分
38
发表于 2010-11-3 15:13:44
|
显示全部楼层
shi zhong shi neng or use fpga nei de pll(dll)
回复
支持
反对
举报
jc443
jc443
当前离线
积分
30
发表于 2010-11-6 07:27:17
|
显示全部楼层
分別對clk下constraint, 就可以了
回复
支持
反对
举报
zzm天龙
zzm天龙
当前离线
积分
725
发表于 2010-11-7 12:28:51
|
显示全部楼层
学习
回复
支持
反对
举报
mahanyu101
mahanyu101
当前离线
积分
26
发表于 2010-11-7 22:30:43
|
显示全部楼层
FPGA内部Pll
回复
支持
反对
举报
higoogle
higoogle
当前离线
积分
92
发表于 2010-11-21 13:15:12
|
显示全部楼层
使用全局时钟网络 配合PLL使用
回复
支持
反对
举报
penpen
penpen
当前离线
积分
663
发表于 2011-10-13 20:23:53
|
显示全部楼层
学习!!
回复
支持
反对
举报
lelee007
lelee007
当前离线
积分
29300
发表于 2011-10-14 14:55:11
|
显示全部楼层
最好用PLL或者DCM产生分频时钟,不要用寄存器产生时钟
回复
支持
反对
举报
返回列表
高级模式
B
Color
Image
Link
Quote
Code
Smilies
您需要登录后才可以回帖
登录
|
立即注册
本版积分规则
发表回复
回帖后跳转到最后一页
关于我们
-
服务条款
-
使用指南
-
站点地图
-
友情链接
-
联系我们
电子工程网
© 版权所有
京ICP备16069177号
| 京公网安备11010502021702
快速回复
返回顶部
返回列表