x
x

Xilinx FPGA入门连载71:基于按键调整和数码管显示的DA输出实例

发布时间:2016-4-18 09:27    发布者:rousong1989
Xilinx FPGA入门连载71:基于按键调整和数码管显示的DA输出实例
特权同学,版权所有
配套例程和更多资料下载链接:
1.jpg
1 功能简介
                   该实例工程的功能框图如图所示。
2.jpg
         该实例主要的功能如下:
●  5个导航按键可以控制DA数据。上键控制高4位递增,下键控制高4位递减,左键控制低4位递增,右键控制低4为递减,中间键清零。
●  导航按键设定的数据通过数码管显示,同时送给DA芯片实现转换。
2 模块划分
         本实例模块划分如图所示。
3.jpg
●  Key_check.v模块对输入按键进行消抖处理,并且输出导航按键设定的DA数据。
●  Seg7.v模块驱动数码管显示当前期望输出的DA数据。
●  Dac_controller.v模块实现DAC5571芯片的IIC接口协议,判断有不同的DA数据输入则执行一次DA转换操作。
3 板级调试
连接好下载线,给SP6开发板供电。
打开ISE,进入iMPACT下载界面,将本实例工程下的sp6.bit文件烧录到FPGA中在线运行。
         此时我们按照功能定义去点按导航按键,相应的数码管显示会发生变化,同时DA输出的电压值也会发生变化,大家可以使用万用表测量P9插座的PIN1或PIN2。

本文地址:https://www.eechina.com/thread-165317-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

  • Microchip视频专区
  • AOE | 时钟与时序(3/7):什么是时钟相位?
  • AOE | 时钟与时序(6/7):稳定性与精度的区别是什么?
  • KSZ989x系列交换机应用设计要点培训教程
  • AOE | 时钟与时序(7/7):还有哪些重要计时参数?
  • 贸泽电子(Mouser)专区
关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表