铠侠目标1000层3D NAND闪存 计划2031年量产“千层面”

发布时间:2024-4-7 15:07    发布者:eechina
关键词: 铠侠 , NAND , 闪存
来源:EXPreview

目前全球每天产生的数据量是非常庞大的,通过HDD和SSD存储在大容量的服务器和数据中心里,不过SSD在读/写速度、能耗和设备尺寸上都优于HDD,使得SSD正逐步取代HDD。SSD单位成本的扩展,其中一个原因归功于在存储单元上堆叠更多的层数。

1.jpg

据Xtech Nikkei报道,铠侠首席技术官Hidefumi Miyajima在东京城市大学举行的第71届应用物理学会春季会议上表示,计划到2031年开始批量生产超过1000层的3D NAND闪存芯片。

增加3D NAND器件中有源层的数量是目前提高闪存记录密度的最佳方法,因此所有3D NAND闪存制造商每1.5至2年就通过新的制程工艺节点来实现这一目标。不过每个新的制程工艺节点都会有一些挑战,由于3D NAND闪存需要在存储单元上堆叠更多层数,那么也要在横向和纵向上缩小存储单元,其中会采用新的材料,对于厂商研发上会有一定的难度。

目前铠侠最好的是去年推出的第8代BiCS 3D NAND闪存,为218层。为此铠侠和西部数据还开发了CBA(CMOS directly Bonded to Array)技术,将每个CMOS晶圆和单元阵列晶圆都是在其最优状态下单独制造的,然后粘合在一起,以提供增强的位密度和快速的NAND I/O接口速度。通过创新的横向收缩技术,将位密度提高了50%以上,NAND I/O接口速度超过了3.2Gb/s,比上一代产品提高了60%。

铠侠应该会沿用目前的工艺技术路线,开发1000层的3D NAND闪存芯片。
本文地址:https://www.eechina.com/thread-854587-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

相关视频

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表