Ashling RiscFree 整合开发工具链宣布支持晶心科技RISC-V处理器

发布时间:2022-2-10 16:53    发布者:eechina
关键词: RISC-V , AndeStar , CoDense , RiscFree , Ashling
Ashling和晶心科技共同宣布,Ashling RiscFree整合开发工具链将扩大支持晶心全系列RISC-V CPU IP,包括针对性能优化的AndeStar V5 Performance ISA扩展和针对代码大小缩减的CoDense ISA扩展。

RiscFree 是Ashling所打造的整合开发环境(IDE)、编译程序和除错器,现在RiscFree 更新增支持晶心RISC-V CPU,包含32位的N22、N25F、D25F、A25、A25MP、A27、A27L2、N45、D45、A45、A45MP,以及64位的NX25F、AX25、AX25MP、NX27V、AX27、AX27L2、NX45、AX45、AX45MP。

“Ashling RiscFree 具备以单一解决方案支持各种核心的工具集,提供晶心的RISC-V CPU客户于异构、多核心除错的强大功能,开启单一个RiscFree整合开发环境即可以针对任意数量的异构或是同构核心进行除错。”Ashling董事总经理Hugh O’Keeffe表示。

“我们很高兴Ashling RiscFree支持晶心RISC-V CPU核心,为晶心客户提供额外的选择,特别是采用AndesCore V5 RISC-V处理器设计异构SoC的客户,能因此实现更高性能并减少代码大小。”晶心科技总经理暨技术长苏泓萌博士表示。

欲了解有关Ashling RiscFree的信息,请至https://www.ashling.com/ashling-riscv/。欲了解有关晶心RISC-V CPU处理器的信息,请至http://www.andestech.com/en/prod ... descore-processors/

本文地址:https://www.eechina.com/thread-783333-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表