JNEye链路分析工具支持系统设计人员迅速进行收发器链路仿真,查看通道特性
Altera公司今天发布JNEye链路分析工具,提供验证和电路板级全套设计工具。JNEye支持设计人员迅速方便的评估高速Alt ...
全新小型封装选项额外节省多达50%的PCB面积,巩固了美高森美作为小外形尺寸单芯片可编程逻辑解决方案领导厂商的地位
美高森美公司(Microsemi) 宣布为其主流SERDES-based SmartFusion 2 系统 ...
客户通过Altera在线资源中心,可以马上开始JESD204B串行接口的开发
Altera公司开始提供多种JESD204B解决方案,设计用于在使用了最新JEDEC JESD204B标准的系统中简化Altera FPGA和高速数据转 ...
先进的技术、极低每I/O成本的可编程桥接和I/O扩展解决方案现开始发货给莱迪思的客户
莱迪思半导体公司第一批256-Ball caBGA封装的XO3-L 2200,4300和6900器件开始发货,这是超低密度MachXO3 ...
拥有ASIC级架构和ASIC增强型设计方案,包含拥有440万逻辑单元的,业界最大容量器件。现已提供Kintex中端和Virtex高端20nm UltraScale系列的详细器件选型表、产品技术文档、设计工具及方法支持
...
采用业界第一款20 nm FPGA和SoC开发工具,客户极大的提高了性能、功效和系统性价比
Altera公司今天发布了Arria 10版Quartus II软件,这是业界第一款支持20 nm FPGA和SoC的开发工具。基于TSMC ...
采用Altera基于FPGA的加速器面向IBM电源CPU进行设计,实现了高性能和低功耗
Altera公司宣布,最新版Altera面向 OpenCL的SDK支持IBM电源系统服务器作为OpenCL系统主机。客户现在可以采用Alter ...
赛灵思公司率先向客户交付业界首款ASIC级可编程架构UltraScale产品,实现重大里程碑
赛灵思公司(Xilinx)今天宣布向客户交付由台积公司生产的半导体产业首款20nm产品,同时也是可编程逻辑器 ...
新版软件包括在编译时间上的进步,增强了高级设计流程,提高了效能
Altera公司 今天宣布发布Quartus II软件13.1版,通过大幅度优化算法以及增强并行处理,与前一版本相比,编译时间平均缩短 ...
采用Intel的14 nm三栅极工艺制造,Altera Stratix 10SoC将实现业界最通用的异构计算平台
Altera公司宣布其采用Intel 14nm三栅极工艺制造的Stratix 10 SoC器件将具有高性能四核64位ARM Cortex ...
Xilinx发布Vivado Design Suite 2013.3版本,新增最新UlstraFast设计方法及新一代即插即用IP和部分重配置功能,丰富设计流程,实现前所未有的IP易用性, 进一步提高设计生产力
赛灵思公司(Xi ...
赛灵思推出全新UltraFast设计方法,帮助设计人员加快设计进程,准确预测设计进度
赛灵思公司(Xilinx)针对其Vivado设计套件推出UltraFast设计方法。这套综合性的设计方法能帮助采用Vivado ...