x
x
查看: 521|回复: 0

[供应] XC6SLX150-2CSG484I,XC7A75T-2FGG484I,XC6SLX100-2FGG676I嵌入式FPGA芯片

[复制链接]
发表于 2024-2-24 10:50:04 | 显示全部楼层 |阅读模式
关键词: XC6SLX150-2CSG484I , XC7A75T-2FGG484I , XC6SLX100-2FGG676I
明佳达,星际金华 供求 XC6SLX150-2CSG484IXC7A75T-2FGG484IXC6SLX100-2FGG676I嵌入式FPGA芯片
1080 MHz XC6SLX150-2CSG484I Spartan-6 LX 现场可编程门阵列 IC
产品描述
XC6SLX150-2CSG484I 以最低的总成本为大批量应用提供领先的系统集成能力。该系列有 13 个成员,可提供 3,840 147,443 个逻辑单元的更高密度,功耗仅为以前 Spartan 系列的一半,并且具有更快、更全面的连接性。
特性
低噪声、灵活的时钟
数字时钟管理器 (DCM) 消除了时钟偏移和占空比失真
用于低抖动时钟的锁相环 (PLL)
同时进行乘法、除法和移相的频率合成
16 个低偏斜全局时钟网络
简化配置,支持低成本标准
2 引脚自动检测配置
广泛支持第三方 SPI(最高 x4)和 NOR 闪存
功能丰富的 Xilinx 平台闪存,带 JTAG
支持多重引导(MultiBoot),可利用看门狗保护功能通过多个比特流进行远程升级
通用型 XC7A75T-2FGG484I 1V 嵌入式现场可编程门阵列
产品描述
XC7A75T-2FGG484I 具有数千条超长线路 (SLL) 路由资源和 SLR 之间交叉的超高性能时钟线路,可确保设计在这些高密度可编程逻辑器件之间无缝跨越。
特点
每个 7 系列 FPGA 片都包含 4 LUT 8 个触发器;只有部分片可以将其 LUT 用作分布式 RAM SRL
每个 DSP 片都包含一个预加法器、一个 25 x 18 乘法器、一个加法器和一个累加器。
RAM 的基本大小为 36 Kb;每个块也可用作两个独立的 18 Kb 块。
每个 CMT 包含一个 MMCM 和一个 PLL
嵌入式 FPGA XC6SLX100-2FGG676I 676-BGA 可编程逻辑 IC
产品描述
XC6SLX100-2FGG676I FPGA 具有多达 24 个时钟管理芯片 (CMT),每个芯片由一个混合模式时钟管理器 (MMCM) 和一个锁相环 (PLL) 组成。
功能特点
用于低偏斜时钟分配的高速缓冲器和路由器
频率合成和相移
低抖动时钟生成和抖动滤波

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表