关于EPM240T100C5N你了解多少

发布时间:2019-8-13 14:13    发布者:xunavc
  CPLD EPM240T100C5N在一周(11月15日-11月21日)价格备受关注,网页报价频繁。据华强北中国电子市场价格指数网一周数据统计,CPLD EPM240T100C5N近期价格比较稳定,报价主要集中在12.5元/PCS,也有个别商家报出13元钱的价格,差异不大。
  基本参数:
  CPLD类型:闪存
  宏单元数:192
  输入/输出线数:80
  传播延迟时间:5.9ns
  整体时钟设定时间:2.7ns
  频率:201.1MHz
  电源电压范围:2.375V to 2.625V, 3V to 3.6V工作温度范围:0°C to +85°C针脚数:100
  封装类型:TQFP
  工作温度最低:0°C
  工作温度最高:85°C
  逻辑芯片功能:CPLD
  逻辑芯片基本号:EPM240T
  可编程逻辑类型:CPLD
  输入/输出接口标准VTTL, LVCMOS, PCI
  产品介绍:EPM240T100C5N www.dzsc.com/ic-detail/9_9186.html
  MAX?II系列即时接通,非易失性CPLD基于0.18μm,6层金属闪光工艺,密度为240至2,210个逻辑单元(LE)(128至2,210个等效宏单元)和8千位的非易失性存储。MAXII器件与其他CPLD相比,可提供高I/O数,快速性能和可靠的拟合架构。具有MultiVolt核心,用户闪存(UFM)块,以及增强的系统内可编程性(ISP),MAXII器件旨在减少成本和功耗,同时为总线等应用提供可编程解决方案桥接,I/O扩展,上电复位(POR)和排序控制以及器件配置控制。
  产品特征:EPM240T100C5N
  MAXIICPLD具有以下特性:
  ■低成本,低功耗CPLD
  ■即时启动,非易失性架构
  ■待机电流低至25μA
  ■提供快速传播延迟和时钟到输出时间
  ■提供四个全局时钟,每个逻辑阵列块(LAB)有两个时钟可用■UFM可阻止高达8Kbits的非易失性存储
  ■MultiVolt内核可为设备提供外部电源电压
  3.3V/2.5V或1.8V
  ■MultiVoltI/O接口,支持3.3V,2.5V,1.8V和1.5V逻辑电平■总线友好型架构,包括可编程摆率,驱动强度,总线保持和可编程上拉电阻
  ■施密特触发启用噪声容限输入(每个引脚可编程)■I/O完全符合外围组件互连特殊要求
  兴趣小组(PCISIG)PCI本地总线规范,修订版2.2for3.3-V以66MHz的频率运行
  ■支持热插拔:EPM240T100C5N
  ■内置联合测试行动组(JTAG)边界扫描测试(BST)电路符合IEEE标准。1149.1-1990
  ■符合IEEE标准的ISP电路。1532
  制造商 Intel 制造商零件编号 EPM240T100C5N 描述 ICCPLD192MC4.7NS100TQFP 对无铅要求的达标情况/对限制有害物质指令(RoHS)规范的达标情况 无铅/符合限制有害物质指令(RoHS)规范要求 湿气敏感性等级(MSL) 3(168小时) 原厂标准交货期 8周 一般信息 数据列表 MAXIIDeviceFamilyErrata;MAXIIFamily;
  MaxIIDeviceHandbook;
  标准包装 90 包装 托盘 零件状态 在售 类别 集成电路(IC) 产品族 嵌入式-CPLD(复杂可编程逻辑器件) 系列 MAX?II规格 可编程类型 系统内可编程 延迟时间tpd(1)最大值 4.7ns 电源电压-内部 2.5V,3.3V 逻辑元件/块数 240 宏单元数 192 I/O数 80 工作温度 0°C~85°C(TJ) 安装类型 表面贴装 封装/外壳 100-TQFP 供应商器件封装 100-TQFP(14x14)

本文地址:https://www.eechina.com/thread-567159-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表