业界密度最大的Stratix IV EP4SE820 FPGA(Altera)

发布时间:2009-9-24 17:36    发布者:嵌入式公社
关键词: ALTERA , FPGA , Stratix , 密度 , 业界
Altera宣布,40-nm Stratix IV E FPGA高端密度范围增大到业界领先的820K逻辑单元(LE)。Stratix IV EP4SE820 FPGA是业界同类产品中密度最大、性能最好、功耗最低的FPGA。EP4SE820 FPGA非常适合各种需要大容量FPGA的高端数字应用,包括ASIC原型开发和仿真、固网、无线、军事、计算机和存储应用等。

Altera 的Stratix IV E FPGA提供四种器件,密度范围在230K到820K LE之间。新的EP4SE820比Altera的EP4SE530密度高出53%,至少比最相近竞争产品容量最大的器件快出一个速率等级。利用 EP4SE820 FPGA所具有的密度、性能和低功耗特性,用户简化了设计划分,加速了验证过程,降低了系统总功耗。

Stratix IV E FPGA中的LE数量增加到820K之后,ASIC原型开发人员能够在一片FPGA中实现容量更大的ASIC设计,简化了电路板设计,减少了设计划分的数量。对于希望在完成FPGA原型开发后,将设计移植到ASIC的设计人员,Altera通过其HardCopy IV ASIC提供低风险、低成本ASIC移植途径。

Stratix IV EP4SE820 FPGA的关键特性

•820K LE和650K寄存器

•23.1 Mbits 600-MHz嵌入式存储器

•960个550 MHz的18x18乘法器

•1,120个I/O

•1.25-Gbps LVDS

•Altera获得专利的可编程功耗技术

Altera的高端Stratix FPGA支持系列产品间的无缝移植,因此,用户现在就可以开始他们的Stratix IV E FPGA设计工作。利用这种移植功能,用户将现有的Stratix III FPGA设计移植到Stratix IV E FPGA,不需要改变器件引脚布局或者电路板布板。

使用Quartus II软件在编译时间上的优势

高密度FPGA设计人员面临的最关键的一个问题是怎样缩短编译时间,从而尽快将产品推向市场。Altera Quartus II设计软件为Stratix IV FPGA用户提供了多种效率非常高的功能,更迅速的达到时序逼近。与最相近竞争产品的40-nm高密度FPGA相比,高级布局布线算法、多处理器支持和渐进式编译等功能帮助用户将编译时间平均缩短了两到三倍。

Altera元器件产品营销资深总监Luanne Schirrmeister评论说:“用户需要容量更大、速度更快的FPGA,特别是在ASIC原型开发和仿真领域,我们提供业界密度最大的FPGA,满足了他们的需求。采用资源丰富的EP4SE820 FPGA,用户能够将更多的逻辑适配到FPGA中,以更低的成本更好的突出其产品优势。”

供货信息

Altera 目前发售Stratix IV E FPGA部分型号的工程样片。关于包括价格在内的Altera Stratix IV E FPGA详细信息,了解怎样开始您的EP4SE820设计,请联系您当地的Altera销售代表。关于Altera Stratix IV FPGA的一般信息,请访问http://www.altera.com.cn/stratix4
本文地址:https://www.eechina.com/thread-4426-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

相关在线工具

相关视频

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表