高集成度时钟生成器CDCM61004系列(TI)

2009年05月04日 16:05    admin
关键词: 集成度 , 生成器 , 时钟

三款具备一组晶振输入的全新高精度时钟生成器,仅需单个器件即可替代多达四个分立的高频晶体振荡器。上述产品可实现低本高效的解决方案,与目前同类解决方案相比,节省板级空间高达 50%。CDCM61004 系列还可实现 500 fs 的集成 RMS 抖动,从而提高系统性能,是数据通信设备的理想选择。

CDCM61004 系列提供全面集成的电压控制振荡器 (VCO) 支持,以充分满足从 43.75 MHz 到 683 MHz 的宽泛输出频率要求,从而可简化电路板设计,使同一器件能够满足多项标准或多项设计要求。这种时钟生成器的工作功耗不足 500 mW,不但可实现高密度设计,而且可降低功耗30%。

主要特性

    * 输入参照包括常用的晶体频率,如 24.8832 MHz、25 MHz 以及 26.5625 MHz等;
    * 片上 VCO 的工作频率范围介于 1.75 GHz 与 2.05 GHz 之间,支持的输出频率为 43.75 MHz 至 683 MHz;
    * 输入晶振旁路模式支持直接调节参照;
    * 输出可在 LVPECL、LVDS 或 2-LVCMOS 之间进行选择。

主要优势

    * 引脚兼容产品系列可实现相同硬件捆绑;
    * 高集成与高灵活型 I/O 可最大限度地减少组件数量;
    * 可缩减板级空间,实现低本高效解决方案;
    * 低抖动可提高整体系统误码率性能;
    * 低功耗可实现高密度设计。

 

欢迎分享本文,转载请保留出处:http://www.eechina.com/thread-2250-1-1.html     【打印本页】
您需要登录后才可以发表评论 登录 | 立即注册

相关在线工具

相关文章

相关视频演示

厂商推荐


关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备11013910号 | 京公网安备11010502021702
回顶部