例说FPGA连载14:自由扩展——外设电路(IO应用)

发布时间:2016-7-30 18:09    发布者:rousong1989
例说FPGA连载14自由扩展——外设电路(I/O应用)
特权同学,版权所有
配套例程和更多资料下载链接:
http://pan.baidu.com/s/1c0nf6Qc
1.jpg
FPGA器件拥有着丰富的I/O资源,它的可扩展性非常强,这也是我们使用它的一个很重要原因。如果说前面四个部分电路的设计相对而言都比较固定,那么I/O引脚应用则相对要自由很多。当然了,这里所谓的“自由”,并不意味了电路设计的随意,而是指着电路设计的可选择性丰富而言的。话说回来,这里的“自由”也还是要建立在一定的基础之上的。笔者根据多年的工程经验,对于I/O与外设的连接扩展,归纳出以下一些要点:
● 输入和输出时钟信号尽量分配到专用的引脚上。
● 差分信号对必须分配到支持差分传输的专用引脚上。
● 高速信号分配到支持高速传输的专用引脚上,如支持DDR的专用I/O接口。
● 一些硬核使用的引脚可能是固定的,千万不能随意分配。
总线信号尽量分配到同一个bank或者相近的bank中。
● 一些可能产生噪声干扰的信号(如时钟信号)尽量远离器件的配置信号和其他敏感信号。
● 引脚分配时尽可能减少交叉连接。

本文地址:https://www.eechina.com/thread-171281-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表