逻辑分析仪我也DIY(二)

发布时间:2016-2-19 09:02    发布者:designapp
关键词: 逻辑分析仪
  昨晚睡觉时还寻思着为什么数据采集显示出来怎么问题多多,明明全低电平居然时不时的采集到高电平,后来想想也是,两块板子(被采集信号产生板子和模拟逻辑分析仪的板子)没有共地,采集到的电平高低没有一个参考点,判断错误也就在所难免了。于是今晚共地后,多次采集数据,都很稳定的采集到并正确的显示做测试的波形。
  经过今晚的努力,把几个字模存储到了cyclone的M4K产生的ROM中,然后通过VGA坐标产生的控制逻辑进行地址译码。这部分设计没有仔细深入,可能浪费的M4K比较多(利用率比较低),但这是为了FPGA逻辑地址控制部分设计相对容易设计些。
  


  稍微对下面这个波形的采集做了测试,这个波形(被采集信号产生)是在另一块板子上做的。
  


  三种采集模式下的波形分别如下。
  1. 显示触发前采集的64次数据
  


  2. 显示触发前采集的32次数据和触发后采集的32次数据
  


  3. 显示触发后采集的64次数据,触发沿没有显示出来
  

                               
               
本文地址:https://www.eechina.com/thread-160909-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表