安森美半导体展示高能效3D传感器层叠技术

发布时间:2015-1-7 15:13    发布者:eechina
关键词: 图像传感器 , 3D层叠
CMOS图像传感器技术提高用于移动和消费应用的未来安森美半导体传感器的功率、性能和尺寸效益

安森美半导体(ON Semiconductor) 成功鉴定性能并展示首款功能全面的层叠式CMOS图像传感器。相比传统的单片非层叠式设计,这传感器的裸片占用空间更少、像素表现更高及功耗更佳。这技术已成功实现及性能被鉴定于1.1微米(µm)像素的测试芯片,并将于本年稍以产品形式推出。

传统采用单片基板工艺的传感器设计需要单独的裸片区以支持像素阵列和辅助电路。有了3D层叠技术,像素阵列和辅助电路可放在不同基板上分开制作,然后通过硅穿孔技术(TSV)堆叠连接。这样,像素阵列就能覆盖基本电路,实现更有效率的裸片分布。这种方法让设计工程师能够优化传感器的各个部分,如成像性能、成本、功率和裸片尺寸。像素阵列的优化能提高传感器的像素性能,降低噪声水平及增强像素反应。下层电路也可以使用更严格的设计规则来降低功耗。更少的总占板空间支持现今先进的相机模组,这些模组整合了光学图像稳定(OIS)和附加数据存储功能于同一个占用空间。

安森美半导体图像传感器部技术副总裁Sandor Bama表示:“3D层叠技术是令人兴奋的突破,它提高了我们在优化安森美半导体未来传感器的能力。这技术带来制造和设计的灵活性,确保我们整个传感器系列维持性能领先的地位。”


本文地址:https://www.eechina.com/thread-144115-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

相关视频

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表