资深工程师电源设计策略:如何避免传导EMI问题

发布时间:2014-7-30 10:17    发布者:wangjiamin
关键词: 电源
大部分传导 EMI 问题都是由共模噪声引起的。而且,大部分共模噪声问题都是由电源中的寄生电容导致的。
  我们着重讨论当寄生电容直接耦合到电源输入电线时会发生的情况
  1. 只需几 fF 的杂散电容就会导致EMI 扫描失败。从本质上讲,开关电源具有提供高 dV/dt 的节点。寄生电容与高 dV/dt 的混合会产生 EMI 问题。在寄生电容的另一端连接至电源输入端时,会有少量电流直接泵送至电源线。
  2. 查看电源中的寄生电容。我们都记得物理课上讲过,两个导体之间的电容与导体表面积成正比,与二者之间的距离成反比。查看电路中的每个节点,并特别注意具有高 dV/dt 的节点。想想电路布局中该节点的表面积是多少,节点距离电路板输入线路有多远。开关 MOSFET 的漏极和缓冲电路是常见的罪魁祸首。
  3. 减小表面面积有技巧。试着尽量使用表面贴装封装。采用直立式 TO-220 封装的 FET 具有极大的漏极选项卡 (drain tab) 表面面积,可惜的是它通常碰巧是具有最高 dV/dt 的节点。尝试使用表面贴装 DPAK 或 D2PAK FET 取代。在 DPAK 选项卡下面的低层 PCB 上安放一个初级接地面板,就可良好遮蔽 FET 的底部,从而可显著减少寄生电容。
  有时候表面面积需要用于散热。如果您必须使用带散热片的 TO-220 类 FET,尝试将散热片连接至初级接地(而不是大地接地)。这样不仅有助于遮蔽 FET,而且还有助于减少杂散电容。
  4. 让开关节点与输入连接之间拉开距离。见图 1 中的设计实例,其中我忽视了这个简单原则。
。。。。。
具体内容看附件 资深工程师电源设计策略:如何避免传导EMI问题.pdf (251.59 KB)

本文地址:https://www.eechina.com/thread-131317-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
yhchu 发表于 2014-8-1 08:17:15
看看学学
spy007868 发表于 2014-8-1 09:05:30
谢谢分享。
rinllow6 发表于 2014-8-1 12:32:56
谢谢!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!
tsliuf 发表于 2014-8-1 16:09:22
学习一下
wangjiamin 发表于 2014-8-1 14:28:17
yhchu 发表于 2014-8-1 08:17
看看学学

好好学习
lygpetter 发表于 2014-8-7 07:41:19
学习了!
快了每一天 发表于 2014-8-7 09:05:07
(顺-易__捷!!) PCB打样工程费直降50% ,单/双面:样品最低50块一款 3天,四层板:样品最低 200元一款 5天,交期最快,品质更好,  蒲先生:18603024760  QQ:272390796 详情加QQ,详聊
三水丁 发表于 2014-9-1 22:19:12
讲了寄生电容,一共3页,感谢分享
powerpeng 发表于 2014-10-3 14:07:51
学习了!
radio926 发表于 2015-9-2 18:49:35
谢谢分享
C109j 发表于 2015-9-13 22:00:54
感谢
zasem 发表于 2015-10-9 11:25:42
谢谢分享
yuhuikeji 发表于 2015-12-21 16:10:01
谢谢分享!!!!!!!!!!!!
devinzeng 发表于 2022-11-5 11:05:17
谢谢分享!
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

相关视频

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表