板儿妹0517的个人空间 https://www.eechina.com/space-uid-135426.html [收藏] [复制] [分享] [RSS]

博客

高速PCB设计系列基础知识13|原理图走线与设计步骤

已有 951 次阅读2017-3-2 11:40 |个人分类:高速PCB设计| 高速PCB设计

上期讲到了高速PCB设计中建立元件库的方法

元件放置完成后

接下来的重点便是连接走线

▼▼

原理图走线

▼▼

在原理图走线中有导线的连接和总线的连接。

执行Place指令下的操作,可以用以添加连线(Wire)、总线(Bus)、模块(Hierarchical Block)及其输入/输出端口(Hierarchical Port)、标题栏(Title Block)、页面连接器(Off-Page Connector)、网络名(Net Alias)等原理图所需工具。

高速PCB设计系列基础知识13|原理图走线与设计步骤

走线完便是

▼▼

层次原理图设计

▼▼

1、层次原理图,设计结构如下图:

高速PCB设计系列基础知识13|原理图走线与设计步骤

2、放置层次框图及引脚

高速PCB设计系列基础知识13|原理图走线与设计步骤

3、右击该Hierarchical Block,执行De scend Hierarchy命令,则可进入层次框图的下级原理图绘制界面,而后进行该Hierarchical Block的下层电路设计页面

高速PCB设计系列基础知识13|原理图走线与设计步骤

当在Capture CIS中完成原理图设计后

需要对原理图进行后续处理

因此下期我们将详细介绍

原理图后处理具体操作

请同学们持续关注【快点PCB学院】公众号



路过

鸡蛋

鲜花

握手

雷人

评论 (0 个评论)

facelist

您需要登录后才可以评论 登录 | 立即注册

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
返回顶部