搜索
热门关键词:
Cortex-M0
德州仪器
Lantiq
DAC
开关电源
手机版
官方微博
微信公众号
登录
|
免费注册
首页
新闻
新品
文章
下载
电路
问答
视频
职场
杂谈
会展
工具
博客
论坛
在线研讨会
技术频道:
单片机/处理器
FPGA
软件/编程
电源技术
模拟电子
PCB设计
测试测量
MEMS
系统设计
无源/分立器件
音频/视频/显示
应用频道:
消费电子
工业/测控
汽车电子
通信/网络
医疗电子
机器人
当前位置:
EEChina首页
›
论坛
›
FPGA/CPLD
返回列表
查看:
4526
|
回复:
1
[提问]
fpga做DDS信号源关于频率分辨率的问题
[复制链接]
lz1990
lz1990
当前离线
积分
357
发表于 2012-4-21 22:59:03
|
显示全部楼层
|
阅读模式
贸泽电子有奖问答视频,回答正确发放10元微信红包
关键词:
DDS
,
FPGA
,
频率分辨率
小弟初学
FPGA
,现在要做一个DDS信号源。
根据DDS的原理,频率分辨率是fs的1/(2的N次方)。但是现在一般没有一个fs是一个2的N次方Hz的频率。我想做一个频率分辨率是1Hz的信号源,以方便我的频率控制字刚好直接对应输出信号的频率。我想知道该怎么做?
之前有个思路是这样,如果我的fs=6M,而2^23>6M,可以使用23位的相位累加器,然后加到6M归零。但是这样做的话,我在数据ROM查表的时候,就没办法直接使用相位累加器的高8位。所以现在很纠结~
相关文章
•
Altera宣布Agilex 7 FPGA M系列开始量产出货
•
Microchip PolarFire SoC FPGA通过AEC-Q100汽车级认证
•
介绍一款MAX 10系列系列10M25DCF256I7G FPGA,MCIMX280DVM4B功能图 TAS5753MDDCAR方框图
•
Xilinx XC7A35T-2FGG484I XC7A35T-2FGG484C XC7A100T-1FTG256I的参数、应用
•
莱迪思将举办Lattice Nexus 2下一代小型FPGA平台网络研讨会
•
FPGA设计流程培训教程
•
小尺寸FPGA如何发挥大作用
•
FPGA和数据溯源保障AI安全
•
私募股权公司Silver Lake要收购Altera。这是怎么回事?
•
Virtex UltraScale系列XCVU125器件:适用于高速数据处理、网络通信等领域!
回复
举报
hongsayang
hongsayang
当前离线
积分
1062
发表于 2013-5-16 21:06:26
|
显示全部楼层
good
回复
支持
反对
举报
返回列表
高级模式
B
Color
Image
Link
Quote
Code
Smilies
您需要登录后才可以回帖
登录
|
立即注册
本版积分规则
发表回复
回帖后跳转到最后一页
浏览过的版块
系统设计
工业/测控
模拟电子技术
关于我们
-
服务条款
-
使用指南
-
站点地图
-
友情链接
-
联系我们
电子工程网
© 版权所有
京ICP备16069177号
| 京公网安备11010502021702
快速回复
返回顶部
返回列表