PCB差分线,最重要是整整齐齐

发布时间:2025-9-9 15:38    发布者:edadoc2003
高速先生成员--姜杰

其实,这次想聊的是差分信号通道的对称性。
起因是高速先生前不久一篇关于AC电容的文章《为了节省AC电容打孔空间,你有没动过这个念头?》,当时从阻抗连续性的角度进行分析, 对于100欧的差分信号,via-in打孔方式的阻抗比via-out低了不少,阻抗波动较大。


结果,细心的网友又问了:如果信号差分阻抗是控85欧,via-in方式的阻抗岂不更连续?


确实是个好问题,想要解答却不容易,需要再换个角度分析。
在此之前,先要了解差分信号的构成。差分信号通道传输的信号,可以分解为差分信号(Differential)分量和共模信号(Common)分量,差分信号分量携带有用信息,共模信号分量不携带信息。


理想情况下的共模信号恒定不变,此时不会产生不良影响。实际情况却是,差分信号通道上的任何不对称因素,都会导致共模信号的变化,可以理解为,通道的不对称性,导致一部分本应属于差分信号的能量转化成了共模信号。
至于共模信号分量变化的危害性,如果你知道它的另外一个名字——共模噪声,相信立马就会来了精神,而共模噪声会带来电磁干扰的风险。
简而言之,差分信号通道的不对称,导致部分有用的信号能量变成了噪声。


为了对差分信号的模态转换进行量化分析,必须搬出S参数。


其中,SCD表示差分信号输入,共模信号输出,用于衡量差分分量向共模分量的转换。
具体到AC电容的两种打孔方式。当差分走线特征阻抗为100欧时,两种情况的模态转换参数SCD21对比如下:via-in整体高于via-out,说明在关注频段内,via-in方式的差分信号转换为共模噪声的能量更多。


接下来,大家关心的85欧阻抗SCD21对比图来了:


显而易见,即便差分走线阻抗控85欧,via-in的SCD21仍然整体高于via-out近10dB,和100欧差分阻抗的情况类似。
回到文章开头,为什么说差分通道的对称性很重要?为了避免细心的网友继续追问,高速先生再做个对比,相信大家就明白了。
via-out的对称性只是比via-in更好,但也不是没有改进空间,起码过孔扇出可以避免45°角出线,与信号流向调整至同一直线上,从而使差分信号的N、P实现完全对称(下文简称:via对称):


85欧差分阻抗三种情况的SCD21参数对比如下:


和预期的一样,对称性最好的“via对称”,SCD21也最小。

问题来了:差分信号的对称性优化,主要从哪些方面入手?

一博科技成立于2003年3月,深圳创业板上市公司,股票代码: 301366,专注于高速PCB设计、SI/PI仿真分析等技术服务,并为研发样机及批量生产提供高品质、短交期的PCB制板与PCBA生产服务。致力于打造一流的硬件创新平台,加快电子产品的硬件创新进程,提升产品质量。




本文地址:https://www.eechina.com/thread-892884-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

  • Microchip视频专区
  • “芯”光璀璨,鹏城共赏——2025 Microchip中国技术精英年会深圳站回顾
  • Microchip第22届中国技术精英年会——采访篇
  • Microchip第22届中国技术精英年会上海首站开幕
  • 常见深度学习模型介绍及应用培训教程
  • 贸泽电子(Mouser)专区
关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表