x
x

晶振接数字地还是模拟地

发布时间:2025-8-27 15:57    发布者:yxcyangxing
关键词: 晶振
数字地、模拟地互相会影响不是因为一个叫数字,一个叫模拟,而是用了同一部电梯:地,而这部电梯所用的井道就是在PCB上布得地线。印制电路板(PCB)是电子产品中电路元件和器件的支撑件,它提供电路元件和器件之间的电气连接。现在有许多PCB 不再是单一功能电路,而是由数字电路和模拟电路混合构成的。数据一般在模拟电路中采集和接收,而带宽、增益用软件实现控制则必须数字化,所以在一块板上经常同时存在数字电路和模拟电路,甚至共享相同的元件。
晶振的振幅.png

那么晶振在电路中是接数字地还是模拟地?晶振以接数字地为主,具体有以下几种情形:
1、大多数数字系统:接数字地,确保低噪声电源和紧凑布局;
2、混合信号系统:接数字地,单点连接模拟地,重点关注回流路径;
3、高频/精密模拟:评估噪声敏感性,可能需接模拟地或隔离处理。

在电路设计中,晶振的接地处理需根据具体应用和系统架构决定。以下是关键考虑因素和建议:
1、 晶振类型决定接地方式
无源晶振(需外部电路),通常建议接数字地,因为其驱动电路(如MCU振荡器)属于数字范畴。高频噪声可能通过地平面耦合,需确保数字地干净;有源晶振(自带振荡电路),若为数字系统提供时钟,接数字地;若用于模拟电路(如射频ADC),需评估是否接模拟地或通过磁珠/电容隔离。
2、 混合信号系统的处理
若系统同时存在数字地和模拟地,晶振(尤其是高速晶振)应接数字地,并在电源入口处通过0Ω电阻或磁珠将数字地与模拟地单点连接,避免地环路噪声。
高频晶振(如>10MHz)的回流路径需完整,地平面分割可能导致阻抗不连续,反而增加辐射。此时可优先保持完整地平面,通过布局隔离而非分割。
3、 降低噪声的关键措施
局部去耦,在晶振电源引脚就近放置0.1μF+10pF电容组合,形成低阻抗回路,高频噪声直接回流到地而非耦合到其他部分;晶振走线尽量短,且下方保持完整地平面,避免跨分割区。时钟信号远离模拟敏感线路;对高频或敏感电路,可用金属屏蔽罩覆盖晶振并接地,进一步抑制辐射。
4、 特殊场景建议
高频/射频系统若晶振用于射频本振,需严格接模拟地,并采用独立电源滤波,避免相位噪声恶化。
多时钟系统,不同晶振的地可通过局部星型连接汇聚到主接地点,减少相互干扰。


本文地址:https://www.eechina.com/thread-892293-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

  • Microchip视频专区
  • 初学者在电源电路设计中常犯的错误(以及如何避免)
  • AOE | 时钟与时序(3/7):什么是时钟相位?
  • AOE | 时钟与时序(7/7):还有哪些重要计时参数?
  • KSZ989x系列交换机应用设计要点培训教程
  • 贸泽电子(Mouser)专区
关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表