CXL联盟宣布推出Compute Express Link(CXL)3.2规范
发布时间:2024-12-9 10:40
发布者:eechina
关键词:
CXL
12月3日,Compute Express Link(CXL)联盟正式宣布推出CXL 3.2规范。这一新规范的发布标志着CXL技术在内存互连领域的又一次重要进展,为数据中心、高性能计算(HPC)及人工智能(AI)等应用领域带来了更加高效、安全和功能丰富的解决方案。 CXL作为一种高速、低延迟的互连技术,自推出以来便迅速成为业界关注的焦点。CXL 3.2规范在CXL 3.0(发布于2022年8月)和CXL 3.1(发布于2023年11月)的基础上,进一步优化了内存设备的监控与管理功能,并显著增强了安全性和功能性。 CXL 3.2规范的核心亮点之一在于对CXL内存设备的监控和管理的优化。新规范引入了用于内存分层的新CXL热页监控单元(CHMU),提供了常见事件记录功能,以及与PCIe管理消息直通(MMPT)的兼容性。此外,CXL在线固件(FW)激活功能也得以加强,使运营商能够实时监测内存的使用状态和性能指标,从而优化资源配置和提升系统吞吐量。 在功能性方面,CXL 3.2规范通过增强软件包修复(PPR)功能,为操作系统和应用程序中的CXL内存设备提供了更强大的支持。针对CXL存储设备的附加性能监控事件,新规范也进行了详细的定义和扩展,使得设备在复杂应用场景下的性能表现更为出色。 安全性是CXL 3.2规范的另一大亮点。新规范引入了可信安全协议(TSP),为内存设备提供了更细致的安全机制。通过新元位存储功能存储器(HDM-H)地址区域、扩大IDE保护范围以及提高具有反向无效(HDM-DB)功能的仅主机相干设备管理内存的安全性,CXL 3.2规范显著提升了内存设备的数据保护和合规性,有效防止潜在的安全威胁。 此外,CXL 3.2规范还增强了对异构计算环境的支持能力,促进不同设备之间的无缝协作,为实现更高的计算效率和灵活性奠定了技术基础。这一改进对于当前新兴的AI应用和复杂计算需求日益增长的市场环境来说,具有特别重要的意义。 CXL联盟主席Larrie Carr在发布会上表示:“我们很高兴地宣布CXL 3.2规范的发布。这一规范旨在通过增强CXL存储设备的安全性和功能,进一步推动CXL生态系统的发展。CXL联盟将继续致力于开发开放、连贯的互连技术,并为异构内存和计算解决方案实现可互操作的生态系统。” 如需了解更多关于CXL 3.2规范的信息,请访问CXL联盟官方网站:https://computeexpresslink.org。 |
网友评论