芯原股份选用Arteris互连IP助力其高性能SoC设计

发布时间:2024-9-10 21:22    发布者:eechina
关键词: Arteris , FlexNoC , 芯片设计 , 数据中心SoC , 芯原
Arteris FlexNoC 5互连IP的物理感知功能可增强时序收敛,缓解线路拥塞并减少设计迭代,从而实现更可靠的芯片设计

Arteris, Inc.(纳斯达克股票代码:AIP)今日宣布,芯原微电子(上海)股份有限公司(芯原股份,688521.SH)已获得Arteris FlexNoC 5互连IP授权。这一物理感知互连IP为芯原股份的高性能数据中心SoC解决方案提供了更高的成本效益、设计效率、可扩展性和可靠性。

芯原股份的芯片定制服务覆盖从芯片定义到设计流片和量产的全流程,并提供经过验证的平台化芯片解决方案以帮助客户快速完成芯片设计。该公司在成功实施 Arteris 片上网络(NoC)互连技术方面拥有丰富的经验。

芯原股份高级副总裁,定制芯片平台事业部总经理汪志伟表示:“我们与Arteris有着长期的业务合作关系,这也是我们决定采用其最新互连IP技术的关键因素之一。Arteris的互连IP技术已被应用于我们各种SoC设计,例如多媒体、ADAS和数据中心解决方案。Arteris最新的 FlexNoC 5 互连 IP 使我们能够设计具有高性能计算架构的数据中心 SoC,同时有效解决时序收敛和拥塞难题,确保能够按时交付。”

Arteris总裁兼首席执行官K. Charles Janac表示:“Arteris非常重视与芯原股份在开发尖端技术方面的长期合作伙伴关系。我们很高兴能继续为芯原股份提供创新的互连解决方案。”

FlexNoC 5使芯原股份能够优化NoC互连逻辑和物理布局,从而提高芯片设计的可靠性和效率,减少迭代次数,以加快其客户产品的上市时间。该IP可处理高带宽数据流,管理多个内核之间的通信,其可扩展设计支持添加更多组件,且不会影响时序收敛。

本文地址:https://www.eechina.com/thread-871517-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

  • Microchip视频专区
  • 基于CEC1712实现的处理器SPI FLASH固件安全弹性方案培训教程
  • 无线充电基础知识及应用培训教程2
  • PIC18-Q71系列MCU概述
  • 了解一下Microchip强大的PIC18-Q24 MCU系列
  • 贸泽电子(Mouser)专区
关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表