查看: 4080|回复: 3

[提问] 正激有源箝位拓扑的效率

[复制链接]
发表于 2012-2-14 18:37:52 | 显示全部楼层 |阅读模式
隔离式DC-DC变换器,28变12的模块,采用正激有源箝位拓扑电路,效率我最高做到90%,同等功率的正激电路只能做到88%,请问效率还有提升的空间吗?(我用的磁材为PC50,开关频率为500khz,试过降频但不理想,变压器我采用的是三明治绕法)
发表于 2012-2-17 20:40:24 | 显示全部楼层
你那个还是很不错的了 。能,比较难,换其他绕法看看,
发表于 2012-2-18 21:07:18 | 显示全部楼层
绕法有差那么多?那怎么不淘汰低效的绕法?
发表于 2012-3-7 20:40:30 | 显示全部楼层
500khz频率这么高
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表