瑞萨推出第一代32位RISC-V CPU内核

发布时间:2023-11-30 17:05    发布者:eechina
关键词: RISC-V , 瑞萨
全新RISC-V内核扩展了瑞萨卓越的嵌入式处理产品阵容

瑞萨电子(TSE:6723)今日宣布成功设计、测试并推出基于开放标准RISC-V指令集架构(ISA)的32位CPU内核。瑞萨作为业内首个为32位通用RISC-V市场独立研发CPU内核的厂商,面向物联网、消费电子、医疗保健和工业系统打造了一个开放、灵活的平台。新的RISC-V CPU内核将扩充瑞萨现有32位微控制器(MCU)IP产品阵容,包括专有RX产品家族和基于Arm® Cortex®-M架构的RA产品家族。

RISC-V内核架构扩展瑞萨卓越.jpg

RISC-V是一种开放式ISA,因其灵活性、可扩展性、高能效和开放式的生态系统,在半导体行业迅速普及。目前众多MCU供应商建立联合投资联盟,以加快RISC-V产品的开发,而瑞萨已成功自主开发了全新RISC-V内核。此款多功能CPU既可作为主应用控制器,也可成为SoC、片上子系统,甚至深度嵌入式ASSP中的辅助核心。继之前推出32位语音控制和电机控制ASSP产品以及RZ/Five 64位通用微处理器(MPU)(基于Andes Technology Corp.开发的CPU内核)之后,瑞萨已成为新兴RISC-V市场的引领者。

Daryl Khoo, Vice President of the IoT Platform Division at Renesas表示:“瑞萨能为最广泛的客户和应用打造嵌入式处理解决方案,我们对此深感自豪。这一新内核的推出,扩大了我们在RISC-V市场的卓越地位,让瑞萨能够提供更多的解决方案,满足各种不同的应用需求。”

Calista Redmond, CEO at RISC-V International表示:“祝贺瑞萨最近在32位RISC-V MCU架构开发领域取得的里程碑式成就,这充分体现了以瑞萨为代表的RISC-V生态系统合作伙伴如何快速推动RISC-V创新。我们的社区目前遍布50个国家,拥有750名成员。我们热切期待着这个充满活力、不断扩大的市场出现更多创新。”

瑞萨RISC-V CPU的CoreMark/MHz性能达到了惊人的3.27,远超业内同类架构,包含可提高性能的扩展,同时减少代码量。

瑞萨正在向部分客户提供基于新内核的样品,并计划于2024年一季度推出首款基于RISC-V的MCU及相关开发工具,届时也将公布全新MCU产品的详细信息。有关RISC-V解决方案的更多信息,请访问:renesas.com/risc-v。此处提供有关新RISC-V CPU的博客文章供参考。

本文地址:https://www.eechina.com/thread-847422-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

相关视频

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表