推土机晶体管数目大揭秘 凭空减少8亿?

发布时间:2011-12-3 18:52    发布者:1046235000
关键词: 晶体管 , 推土机
据著名硬件网站Anandtech创始人兼站长Anand Lai Shimpi刚刚透露的消息,AMD公关部门和他取得联系,称此前八核心推土机架构CPU的晶体管数量有误,实际数量不是20亿而是12亿。
0933160859176493.jpg

AMD没有对新的数字做出进一步说明,也没有透露为何此前公布的数字有误。AMD PR补充,4模块8核心推土机的die面积没有变化,仍为315平方毫米


市面常见CPU核心数量、制程工艺、晶体管数量与die面积大比拼


CPU参数比较

CPU
制程工艺
核心数量
晶体管数量
Die面积
AMD Bulldozer
32nm
8
20亿
315mm2
AMD Thuban
45nm
6
9.04亿
346mm2
AMD Deneb
45nm
4
7.58亿
258mm2
Intel Gulftown
32nm
6
11.7亿
240mm2
Intel SNB-E
32nm
6
22.7亿
435mm2
Intel Nehalem
45nm
4
7.31亿
263mm2
Intel SNB
32nm
4
9.95亿
216mm2
Intel Lynnfield
45nm
4
7.74亿
296mm2
Intel Clarkdale
32nm
2
3.84亿
81mm2
Intel SNB(GT1)
32nm
2
5.04亿
131mm2
Intel SNB(GT2)
32nm
2
6.24亿
149mm2

尽管实际的晶体管数量削减了约40%,不过AMD首款32nm工艺的高端CPU晶体管密度还是远大于它的45nm产品。
本文地址:https://www.eechina.com/thread-83532-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

  • Microchip视频专区
  • 为何选择集成电平转换?
  • PIC18-Q71系列MCU概述
  • 5分钟详解定时器/计数器E和波形扩展!
  • 基于CEC1712实现的处理器SPI FLASH固件安全弹性方案培训教程
  • 贸泽电子(Mouser)专区
关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表