Cadence与ARM携手开发ARM优化型系统实现方案

发布时间:2010-7-26 11:29    发布者:嵌入式公社
关键词: arm , cadence
Cadence设计系统公司近日宣布拓展其与ARM的合作关系,为ARM处理器开发一个优化的系统实现解决方案,将实现端到端的流程,包括一个全套的可互用型工具、ARM处理器和实体IP、内置Linux到GDSII的方法学与服务。为了加快该解决方案的采用,Cadence将会提供完善的补充材料,如指南手册与学习材料,包括两本方法学参考书,并拓展服务、方法学与培训机构的生态系统。

为提供该解决方案,Cadence将会采取以下措施:

·在公司新公布的IP堆栈中支持为ARM处理器设备优化的内置软件。

·用Cadence Virtualization技术改进ARM工具与IP的可互用性,包括ARM DS-5与RealView开发套件、快速模型与VSTREAM处理器。

·扩展在AMBA IP-VIP配对与互联结构,设计、验证与实现的参考方法学上的合作关系。

除了与ARM合作,Cadence还扩大了System Realization的生态体系,在服务、方法学与培训机构方面展开全新合作,这将有助于加快客户应用系统级解决方案的过程。这些新公司包括澳大利亚半导体技术公司(ASTC)、Chubu Toshiba Engineering Corp、CircuitSutra、CM Engineering Co. Ltd.、HDLAB Inc.、NIPPON SYSTEMWARE CO. LTD.与Toshiba Information Systems(日本)。完整名单可在以下网址获得: www.cadence.com/alliances/system_realization.

为了进一步帮助客户高效而节约成本地采用System Realization,Cadence开发了业界第一款事务级建模(TLM)设计与验证方法学,这已经在其最近发行的书中向业界提供,书名为《TLM- driven Design and Verification Methodology.》。为了加快基于最近实现标准化的通用验证方法学(UVM)的SoC集成与验证,Cadence还发布了另外一本新书,叫做《A Practical Guide to Adopting the Universal Verification Methodology (UVM).》。这些内容将共同带来整套实用的最佳实践,帮助加快解决方案的开展。
本文地址:https://www.eechina.com/thread-16914-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

  • Microchip视频专区
  • 无线充电基础知识及应用培训教程2
  • 安静高效的电机控制——这才是正确的方向!
  • 了解一下Microchip强大的PIC18-Q24 MCU系列
  • 基于CEC1712实现的处理器SPI FLASH固件安全弹性方案培训教程
  • 贸泽电子(Mouser)专区

相关视频

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表