Lauterbach TRACE32工具的新增支持功能可简化MIPS和ARM CPU结合设计的调试工作

发布时间:2016-2-19 16:09    发布者:eechina
关键词: Lauterbach , MIPS , TRACE32
TRACE32可在整合调试环境中支持 ImaginationMIPS Release 6 CPU

Imagination Technologies 和领先的微处理器开发工具供应商 Lauterbach 宣布,两家公司已开始合作使 Lauterbach 广受欢迎的 TRACE32 工具能够更轻松地为 MIPS 异构 CPU 系统或结合 MIPS CPU 与 ARM CPU 的系统进行调试。Lauterbach 将在即将举行的全球嵌入式大会(Embedded World Conference and Exhibition)上展示这套解决方案。

Lauterbach 的 TRACE32 是一套模块化微处理器开发工具,可为嵌入式设计提供整合调试环境。TRACE32 现可支持多款 MIPS Release 6 CPU,其中包括新的 M 级 M6250,这是首款采用灵活的片上CPU 调试架构 ─ MIPS On-Chip Instrumentation (MIPS OCI) ─ 开发的嵌入式 MIPS CPU。厂商可利用 MIPS OCI 来确保在高度集成的异构 SoC 调试过程中,将可能的风险与冲击降至最低。

Lauterbach 全球营销经理 Norbert Weiss 表示:“许多年来,Lauterbach 一直支持广受欢迎的 MIPS 架构与内核。通过 TRACE32,采用 MIPS 内核设计产品的开发人员能够获得从辅助程序码(bootstrap code)到中断程序(interrupt routine)与驱动器(driver)的完整调试功能。现在,开发人员甚至能利用 TRACE32 来为结合了 MIPS 与 ARM 架构的设计进行调试。”

Imagination 公司 MIPS 业务运营副总裁 Jim Nicholas 表示:“鉴于我们的许多客户都采用 Lauterbach 工具,因此 TRACE32 能与 MIPS OCI 合作是非常重要的。这一新进展持续扩展了 MIPS 的生态系统,能为设计人员提供更丰富的领先开发工具选择。我们对于持续推动 MIPS 的发展蓝图与生态系统投入了大量的精力,这将能使潜在客户考虑在其系统中选用 MIPS CPU,以作为支持性的控制器或是取代其 SoC 中的 ARM 或其他 CPU。目前已有多家客户要求使用这套多重架构调试的解决方案。”

具备交叉触发功能的整合即时追踪串流

TRACE32 能通过“混合模式”追踪串流(trace stream)功能实现设计中多颗 CPU 的即时调试作业。使用者能在单一的追踪视窗中检查交叉存取的结果,并有系统级的时间标记可用来校准这些串流。延伸的触发器逻辑可实现 CPU 追踪逻辑间的交叉触发(cross-triggering),让处理器相关性的调试作业更为容易。

通过 TRACE32 调试器产品,Lauterbach 可为多款 MIPS 处理器提供开发工具支持。更多有关 Lauterbach 支持 MIPS 的信息,请浏览 www.lauterbach.com/pro/pro__mips.html

本文地址:https://www.eechina.com/thread-160980-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

相关视频

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表