ADI推出AD9528 JESD204B时钟和SYSREF发生器

发布时间:2014-12-3 14:07    发布者:eechina
关键词: SYSREF发生器 , 时钟发生器 , JESD204B
新型时钟IC支持JESD204B SERDES高速接口实现独特功能

Analog Devices, Inc. (ADI)近日宣布推出AD9528 JESD204B时钟和SYSREF发生器,以满足长期演进(LTE)和多载波GSM基站设计、防务电子系统、RF试验仪器和其他新兴宽带RF GSPS数据采集信号链的时钟要求。 随着数据速率进入数千兆级,多通道同步和数据延迟管理成为系统必不可少的一部分,将JESD204B标准运用在高速转换器-数字处理器接口的做法在诸多最新应用中日益盛行。 JESD204B接口专门针对高数据速率系统设计需求而开发,AD9528时钟器件内置可以支持和增强该接口标准特性的独特功能。

ADI推出AD9528-JESD204B时钟.jpg

AD9528提供低功耗、多路输出时钟分配功能,具有低抖动性能,还配有片内集成两级锁相环(PLL)和电压控制振荡器(VCO)。 片内VCO的调谐范围为3.6 GHz至4.0 GHz,搭载的输入接收器和振荡器可同时提供单端和差分工作模式。

•    下载AD9528数据手册、申请样片和订购评估板: http://www.analog.com/zh/pr12032/ad9528

AD9528提供与JESD204B兼容的子类1 SYSREF和确定性延迟时钟信号,并且支持多种SYSREF信号发生选项。 最基本的是一个简单的缓冲功能,其中,由用户提供的SYSREF信号被扇出至SYSREF输出引脚。 如果为其提供外部SYSREF源,AD9528还能将SYSREF输出同步到内部产生的时钟输出,这是实现精确确定性延迟的必要条件。 AD9528也能在内部生成SYSREF源。 AD9528既支持连续信号SYSREF发生,也支持“n次”脉冲生成。对于向其提供时钟的数据转换器,连续信号可能导致转换器输出频谱中出现无用杂散,在这种系统中,N次生成至关重要。

当连接到恢复的系统参考时钟和VCXO时,AD9528产生1 MHz至400 MHz范围的12路低噪声输出,以及两路高速输出(最高1.25 GHz)。 一路时钟输出相对于另一路时钟输出的频率和相位可通过分频器相位选择功能改变,该功能用作无抖动的时序粗调,其调整增量相当于VCO输出信号的半个周期。 每个SYSREF信号都有额外的相位偏移能力,这样,在每个目标器件处,输入最佳到达时间就变非常简单。

报价与供货
产品
样片供货
全面量产
千片订量报价
封装
AD9528BCPZ
现在
现在
8.25美元/片
72引脚LFCSP
AD9528/PCBZ现在现在190.00美元/片不适用
评估板

运用ADI的AD9680双通道、14位、1.0 GSPS JESD204B ADC,可以把AD9528用在宽带RF数据采集应用设计中。
本文地址:https://www.eechina.com/thread-134586-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

相关视频

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表