查看: 7452|回复: 2

[提问] xilinx spartan-6 FPGA输入延时

[复制链接]
发表于 2013-2-21 19:48:20 | 显示全部楼层 |阅读模式
关键词: IODELAY2
小弟使用xilinx spartan-6系列的FPGA芯片实现输入信号的延时,调用IODELAY2时出现布线问题,代码如下,望大神指点一二!!

module delay(rst,datain,dataout);
input datain,rst;
output dataout;
wire dataout;
      IODELAY2 #(
        .COUNTER_WRAPAROUND("STAY_AT_LIMIT"),
        .DATA_RATE("SDR"),
        .DELAY_SRC("IO"),
        .IDELAY2_VALUE(0),
        .IDELAY_MODE("NORMAL"),
        .IDELAY_TYPE("FIXED"),
        .IDELAY_VALUE(200),
        .ODELAY_VALUE(0),
        .SERDES_MODE("NONE"),
        .SIM_TAPDELAY_VALUE(75)
        )
      IODELAY2_U1_inst(
        .BUSY(),
        .DATAOUT(dataout),
        .DATAOUT2(),
        .DOUT(),
        .TOUT(),
        .CAL(1'b0),
        .CE(1'b0),
        .CLK(),
        .IDATAIN(datain),
        .INC(1'b0),
        .IOCLK0(),
        .IOCLK1(),
        .ODATAIN(),
        .RST(rst),
        .T(1'b1)
      );

endmodule

发表于 2013-6-22 17:28:36 | 显示全部楼层
我也来凑个热闹,想学学IODELAY2这个东东。。
发表于 2013-7-9 13:04:56 | 显示全部楼层
等待回答!学学。
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表