东芝开发紧凑型MOS可变电抗器模拟模型

发布时间:2012-12-24 11:02    发布者:eechina
关键词: 电抗器
东芝公司(Toshiba Corporation)日前宣布开发精确度从DC至毫米波(60 GHz)的紧凑型MOS可变电抗器模拟模型。新模型由东芝和冈山县立大学(Okayama Prefectural University)的Nobuyuki Itoh教授共同研制。

新的紧凑型MOS可变电抗器模型引入原始算法来表达尺度效应,并可捕捉到支配60 GHz范围的寄生效应的影响。针对元件大小不同的样品,使用了1 MHz - 60 GHz的测量参数进行建模。一般而言,很难通过单模型来表示MOS可变电抗器,但是新开发的模型却成功做到了这一点。

新模型能够准确捕捉到寄生效应,这就为实现RF-CMOS产品的低功耗提供了支持。东芝将利用基础技术来开发此类芯片,而这些芯片是该公司模拟与成像集成电路部门的主要器件。得益于目前已取得的成效,东芝预计将来可精确地对CMOS毫米波电路进行模拟。

通过自身的65nm RF-CMOS技术,东芝已经打造出了元件长度从0.26um至2.0um不等的样品,并使用这些样品对新模型进行了验证。所有尺寸的元件均取得了DC至67 GHz的精确度。

该模型的验证工作是在60 GHz电路上完成的。东芝使用这种用于调频组件的模型对60 GHz VCO控制电压上的相位噪声水平依赖性进行了测量,并与电路模拟进行了比较。结果显示,测量精度达8dB,优于传统模型2。

这些研发成果在12月4-7日在台湾举行的亚太微波会议(Asia-Pacific Microwave Conference)上进行了展示。
本文地址:https://www.eechina.com/thread-103340-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表