搜索
热门关键词:
Avago
NI
DC/DC
凌力尔特
Allegro
手机版
官方微博
微信公众号
登录
|
免费注册
首页
新闻
新品
文章
下载
电路
问答
视频
职场
杂谈
会展
工具
博客
论坛
在线研讨会
技术频道:
单片机/处理器
FPGA
软件/编程
电源技术
模拟电子
PCB设计
测试测量
MEMS
系统设计
无源/分立器件
音频/视频/显示
应用频道:
消费电子
工业/测控
汽车电子
通信/网络
医疗电子
机器人
x
x
当前位置:
EEChina首页
›
论坛
›
PCB设计
返回列表
查看:
1516
|
回复:
1
高速PCB设计影响信号质量的5个方面:过冲,回冲,毛刺,边沿,电平
[复制链接]
板儿妹0517
板儿妹0517
当前离线
积分
2182
发表于 2019-9-23 10:50:12
|
显示全部楼层
|
阅读模式
贸泽电子有奖问答视频,回答正确发放10元微信红包
在高速
PCB
设计中,“信号”始终是工程师无法绕开的一个知识点。不管是在设计环节,还是在测试环节,信号质量都值得关注。在本文中,我们主要来了解下影响信号质量的5大问题。
根据目前工作的结论,信号质量常见的问题主要表现在五个方面:过冲,回冲,毛刺,边沿,电平。
1)过冲
▲过冲图
过冲带来的问题是容易造成器件损坏,过冲过大也容易对周围的信号造成串扰。造成过冲大的原因是不匹配,消除的方法有始端串
电阻
或末端并阻抗(或电阻)。
2)毛刺
▲毛刺图
毛刺作用在高速器件上,容易造成误触发、控制信号控制错误或时钟信号相位发生错误等问题,毛刺脉冲带来的问题多发生在单板工作不稳定或器件替代后出现问题。造成毛刺的原因很多,比如逻辑冒险,串扰、地线反弹等,其消除的方法也不尽相同。
3)边沿
▲边沿图
边沿速度缓慢发生在信号线上时,会造成数据采样错误。其产生原因通常是输出端容性负载过大(负载数量过多),输出是三态时充(放)电
电流
小等原因。
4)回冲
▲回冲图
回冲产生的原因是信号线不匹配或多负载等原因,消除的方法是加匹配电阻或调整
总线
的拓扑结构。
5)电平
▲电平图
输入电平幅度不符合要求时,会造成器件输出错误。导致电平异常的原因主要有:输出过载,电平不匹配,三态总线、总线冲突等原因。
扩展:
工程师在进行信号质量测试时,应该具备以下三方面的知识:
1)对测量工具(
示波器
)有清楚的了解,要了解示波器的性能,掌握示波器及其探头的使用,清楚信号质量异常的测试与示波器菜单设置间的配合关系。
2)对异常的信号形式有全面和清楚的认识,对异常信号的异常指标有了解。
3)对被测单板的原理
电路
有一定的认识和了解,要求能够对信号进行分类,了解板上的关键器件、关键总线、关键信号的信号质量要求和相关时序参数。
想通过教育培训扩充和提升自己硬件方面的技能吗?想在职场上提升自己的竞争力吗?不妨从学习原理图设计开始。在“腾讯课堂”可学习Orcad原理图设计实战课程:《4周通过VR学习原理图设计》噢。
高速PCB设计:迈威科技 http://www.cnmaxwell.com/
PCB设计培训:快点PCB学院 http://www.eqpcb.com/
回复
举报
midouelec
midouelec
当前离线
积分
1063
发表于 2019-9-23 11:13:19
|
显示全部楼层
回复
支持
反对
举报
返回列表
高级模式
B
Color
Image
Link
Quote
Code
Smilies
您需要登录后才可以回帖
登录
|
立即注册
本版积分规则
发表回复
回帖后跳转到最后一页
浏览过的版块
电源技术
会展活动
电工杂谈
单片机/处理器
职业发展
消费电子
供求发布
工业/测控
关于我们
-
服务条款
-
使用指南
-
站点地图
-
友情链接
-
联系我们
电子工程网
© 版权所有
京ICP备16069177号
| 京公网安备11010502021702
快速回复
返回顶部
返回列表