搜索
热门关键词:
Lantiq
电压
霍尔效应
开关电源
Imagination
手机版
官方微博
微信公众号
登录
|
免费注册
首页
新闻
新品
文章
下载
电路
问答
视频
职场
杂谈
会展
工具
博客
论坛
在线研讨会
技术频道:
单片机/处理器
FPGA
软件/编程
电源技术
模拟电子
PCB设计
测试测量
MEMS
系统设计
无源/分立器件
音频/视频/显示
应用频道:
消费电子
工业/测控
汽车电子
通信/网络
医疗电子
机器人
当前位置:
EEChina首页
›
论坛
›
FPGA/CPLD
返回列表
查看:
3913
|
回复:
1
[提问]
fpga做DDS信号源关于频率分辨率的问题
[复制链接]
lz1990
lz1990
当前离线
积分
357
发表于 2012-4-21 22:59:03
|
显示全部楼层
|
阅读模式
贸泽电子有奖问答视频,回答正确发放10元微信红包
关键词:
DDS
,
FPGA
,
频率分辨率
小弟初学
FPGA
,现在要做一个DDS信号源。
根据DDS的原理,频率分辨率是fs的1/(2的N次方)。但是现在一般没有一个fs是一个2的N次方Hz的频率。我想做一个频率分辨率是1Hz的信号源,以方便我的频率控制字刚好直接对应输出信号的频率。我想知道该怎么做?
之前有个思路是这样,如果我的fs=6M,而2^23>6M,可以使用23位的相位累加器,然后加到6M归零。但是这样做的话,我在数据ROM查表的时候,就没办法直接使用相位累加器的高8位。所以现在很纠结~
相关文章
•
新型的FPGA器件将支持多样化AI/ML创新进程
•
紫光同创推出Logos系列高性价比车规级FPGA芯片
•
AMD推出全新FPGA
•
英特尔宣布成立全新独立运营的FPGA公司——Altera
•
英特尔分拆独立 FPGA 公司 Altera:梳理升级 Agilex 产品线、追逐 550 亿美元机遇
•
莱迪思为您奉上更安全的解决方案
•
2024年FPGA将如何影响AI?
•
为什么MCU用户可以从探索低端FPGA的应用范围中受益
•
英特尔 FPGA Vision线上研讨会亮点抢先看
•
实现最高效的数据转换:深入了解Achronix JESD204C解决方案
回复
举报
hongsayang
hongsayang
当前离线
积分
1063
发表于 2013-5-16 21:06:26
|
显示全部楼层
good
回复
支持
反对
举报
返回列表
高级模式
B
Color
Image
Link
Quote
Code
Smilies
您需要登录后才可以回帖
登录
|
立即注册
本版积分规则
发表回复
回帖后跳转到最后一页
关于我们
-
服务条款
-
使用指南
-
站点地图
-
友情链接
-
联系我们
电子工程网
© 版权所有
京ICP备16069177号
| 京公网安备11010502021702
快速回复
返回顶部
返回列表